Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 3655|回復: 0
打印 上一主題 下一主題

[問題求助] 求助SDM的OP

  [複製鏈接]
跳轉到指定樓層
1#
發表於 2008-5-14 18:29:46 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
小弟目前在做SDM2 C2 L$ E0 e" p) u' G: |6 U
一開始本來就在做OP<單端輸出無緩衝>(就是二輸入一輸出的那種)) ~1 A$ @# G. M, X5 V) L- h: ?
7 o' S: {1 L- G7 d' {9 K
到後來才發現大家在做SDM的OP時,都是用完全差動摺式疊接或疊接式的放大器(我也不太懂這種跟單端輸出無緩衝的OP差在什麼地方)0 r8 @4 s3 s% H  N
好像只差在自我補償,gain,良好的輸入共模範圍: ]' d' o. o4 r! m/ a" [( g
那後來我打算重做修改的時
3 a0 y) c9 h) P/ I" T. |! ^; m) f
- G% p) b9 f5 S" }發現了Allen的CMOS類比電路設計(中文p338~p339)
' `6 h$ R* i4 X8 f  z& V表6.5-3跟範例6.5-3好像是不同的東西5 k( t7 R# Q/ k& E1 ?
例如VSD VDS的算法就很怪2 z% @" Z- P. w8 E) M# Z- V' o' K
size的算法有的是*8有的卻*2
  r) N' p6 D% @: J, ~$ m
那我如果input sin wave是沒有含直流的成分的話,那變成我的最大輸入共模電壓和最小輸入共模電壓是否就是0了, S" p2 N6 {/ @8 E, p

: r; S/ H& l; }5 r2 iPS:超多問題
! P8 t( R& K- Z' \$ h% t/ w& t2 K# ?* Z! r8 t5 T& Z
而且圖6.5-7的VB加上去了之後怎麼跟當初圖6.5-1的浮動電壓VBIAS的做法是不同的
' o4 ^- _+ L! g/ W/ P: I
) N* t- i' x6 I0 p5 e2 W; R) N; H$ T進而到後面如果要差動輸出的時(摺疊-串接式運算放大器),<圖7.3-5>
' }; w  M+ X7 L要如何把6.5-7的圖轉換到圖7.3-5,然後再轉換到圖7.3-71 h) \2 k, R8 d, y
做2級式的差動輸出摺疊-串接式運算放大器
0 R( h! w) e! ^4 `- p( P& [; p

1 ~6 f) ]$ R( V" B  m在這轉換上真的不是很懂) t8 n( l+ }  Z9 s6 M8 ^7 \

0 m4 p+ n& |# H/ y" ^% D只是當務之急-連圖6.5-7的電路都design不出來~希望各位先進提供一些意見給小弟我
) C: t6 [' D, `/ V- T0 }. l4 l5 U1 ^  s7 b9 s
那我也想找詢有人在做SDM是SC架構的人,可以一起討論的7 B  g5 X$ o% X/ q+ U% O( r& B
謝謝
5 Z: R. q. ]: N4 f- p/ U
- U( A8 m7 e1 w$ V0 y% E" I有的話就可以連絡一下" {. n4 y" ^: K$ s' d" {% c: U

0 H( j, ^" w0 R; R5 I1 u/ x9 K非常感謝各位看完我的問題~希望各位給我一些意見
0 T/ s/ L& C- C& x1 W" y不吝分享
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂23 踩 分享分享
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2025-1-2 12:20 AM , Processed in 0.153009 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表