|
請教各位大大5 i& S- I. q4 t
+ U: G2 ^3 \' y. v( `* ~1 o
在硬體電路中(PCB板上)
b* D3 n& c- `3 u8 E; o3 _: X
3 r1 x9 t8 A2 ^) J常會提到的return path或是return current指的是什麼意思呢??
& {; L5 j4 @' K
, p5 c4 u1 O- A: \' o假設signal從一個logic gate送出
0 E* w" Q2 x+ e' |# h
0 v2 w# N8 l. g. z經過一些電阻電容到地
% M* z% ~. F: C8 B9 \' t, d4 {
2 Z! W4 f. V! w0 w. ^/ M; N; H那麼電流會從這個地流回最靠近logic gate的地嗎??$ P+ a; i# H! d1 T+ Q2 k, x! p! u5 ^
3 {" p+ m" I7 Z" t. h! L
為什麼不是流回電池的地??(假設logic gate的power是從電池正端出來)
, T& ~, d2 l( P$ ^3 e0 ^" x* d
' _3 V0 \" S2 D8 f4 q7 ?0 H' }0 _! m& r1 c# R3 ~
在書上看到
. g6 [% n7 q% O+ X f x7 t# V D5 D" h7 \0 A
高頻訊號的return current 會沿著最低的感值路徑流回' O7 o9 p% p/ t# V( T# p9 c3 L1 H* X; {
2 d. V" I# W/ ]而感值最低的路徑是在這條signal trace 下方的path(假設下方是一層GND plane), i3 l3 g, A1 _; q: }
5 |5 }# t, S, ~5 X' }3 W+ @
請問有大大知道這個原因嗎??, c! y& O: m" S! `) b
) `3 c3 B# E; J4 E7 Q* Z
* p6 {8 p; [% k0 V' R; u+ l: {另外就是在PCB版會在訊號線以外的空間鋪上GND* B4 P4 h# _5 f+ d! q9 C; A H
# E9 H7 l8 U. Y' v8 D9 e
中間層也會有整層都是GND的一層
/ B2 A* L. i; F+ y! G$ x) R6 B- s+ ?# G' l: {
或是一整片的power7 n- X S1 j% x) R6 j* {
; }% j5 v1 l9 R5 a, q) Y請問這個原因是什麼呢??$ R, y- x/ v+ J' {2 ^! G( Z
$ A2 l4 q8 o) H, N7 \0 o1 w: b5 }9 r1 R7 ]! i% X
謝謝各位大大的解答^^ |
|