|
請教各位大大* U, z$ D }0 _+ p2 b6 I; F
; Z9 G2 u/ E5 z3 K$ G9 S
在硬體電路中(PCB板上)
7 c* K7 e* }. a& Q# M! ~7 c1 ~
3 \( \$ N" E/ t# @2 h. H% F, f8 x常會提到的return path或是return current指的是什麼意思呢??
( T |' e" S# a6 ]* I: P7 n/ o3 \+ j. f, }$ v
假設signal從一個logic gate送出
9 V3 S. }2 k) F$ z$ k# s- t; |1 G* k! j3 l" M8 W. k$ M6 G% f# r
經過一些電阻電容到地
: o' c, J: l) Z
+ s- M, q& N/ x% s" U3 p+ J, I% k9 t那麼電流會從這個地流回最靠近logic gate的地嗎??
+ y1 Y c, @# W: @1 `2 a
: U" F1 I J: j: W+ \( P: d為什麼不是流回電池的地??(假設logic gate的power是從電池正端出來)
1 \7 h# @1 L7 J. X9 M2 N
! O# S6 C! ^8 N: y5 C" d% V. q, g8 e& r' y; z6 G3 V& M
在書上看到3 `3 q/ |& X5 D0 ]+ L7 G; b# F) n9 y
1 V' S u" {2 P6 r9 _5 O高頻訊號的return current 會沿著最低的感值路徑流回/ I6 d) n: I* ^# U# I
( O/ o* J" J3 i$ `; x
而感值最低的路徑是在這條signal trace 下方的path(假設下方是一層GND plane)
& p+ a" R+ o& }$ ^/ Z2 v1 T' ]" n I# K" X7 ~" V
請問有大大知道這個原因嗎??; y) {! j/ b6 q% U( `/ w
& d/ V" b [3 R
" g* m2 \9 G9 L0 g" B" v: s; ~
另外就是在PCB版會在訊號線以外的空間鋪上GND r" _+ D4 j: c) j8 w3 n
' X- l' s: ^1 o% y! p
中間層也會有整層都是GND的一層
1 v. y! \" V) o0 y& z+ s" f; D
: x' \6 E0 m; Q) ` _- l- _或是一整片的power, s) {8 ?0 f, ^( F5 p
+ E0 i+ B- m: N$ o" W2 K6 B
請問這個原因是什麼呢??
2 V% o2 v8 K* V. P: v
, o" Y7 c: y' o @" f) S5 X7 N& X a( X# E# }5 G3 Z
謝謝各位大大的解答^^ |
|