|
大家好:0 z, }5 ?2 ?6 A
/ r' _- v1 k4 T2 B4 \
小弟的專題需要用到FPGA來實現& E% M" s0 |7 H+ {* I" e
0 W+ e H/ C u2 N 依據我們目前的設計 clk工作頻率希望可以有400MHZ以上 5 b- w, Q6 o2 Q6 [, k- N2 }0 M
% ?! _; i+ w* ^' H# u9 N. k/ N
而且我們的input data rate為2.5Gbs 然後要用1 to 8 (or higher) serial to parallel converter將其轉成parallel處理8 L$ o+ r S3 s
; S4 O" u7 a6 @# R6 F: _ 不知Xilinx or Altera 高階 FPGA 有無相關的develop kit 可以支援到這麼高速的IO嗎? (預算問題不考慮)) b* l( H5 d, i/ D$ T
' s0 T/ s+ N; T ~4 E, i/ y7 V 且其內建的PLL可否支援2.5Ghz的external clk input(我們需要用來產生一個300多MHZ的clk供內部使用) 1 G& X/ g3 T- b o: ]; G
# C6 \! l" \$ _% s1 |
如果不行的話 是否要自行買IC(副板?) 來製作 高速serial to parallel converter? 及 PLL 有板友有相關經驗嗎?1 Q$ e. N0 P) M6 {( f. A
" U% b6 R) j+ \- W. [; s' P0 X- k; R3 _- [1 W
抱歉因為之前沒接觸過FPGA 問題可能有點多 還請各位板友多幫忙了 謝謝! |
|