|
4#

樓主 |
發表於 2012-6-4 09:48:58
|
只看該作者
28nm 的強化流程支援
/ A6 b9 Y5 U2 X! v: H3 f! x) g+ r; y+ M7 M
GLOBALFOUNDRIES 28nm AMS 生產流程屬於混合廠商流程,支援多家廠商的工具,其中包括提供布局 Virtuoso 技術的 Cadence Design Systems;進行寄生參數萃取的 Synopsys 及 Cadence;以及進行物理驗證的 Mentor Graphics。此真正整合的混合訊號流程,可完整支援以 Cadence Encounter Digital Implementation System 為基礎的數位實作模組。這項深獲肯定的方法,可將類比 IP 整合至使用生產標準晶胞的數位 SOC 設計。 % X; c. b9 }* H5 H! ^! u
( N6 i' K4 R& Q N5 e+ r3 Y' H
此外,該流程目前納入 Lorentz Solutions、Helic 及 Integrand Software 等專業 EDA 供應商的電感器合成及萃取支援,並且擴大功能範圍,利用 Solido Design Automation 的 Variation Designer 平台支援快速差異感知分析,以及使用 Apache Design 的 Totem 軟體平台進行 EM/IR 分析;DRC 免除流程 (waiver flow) 則由 Mentor Graphics 的 Calibre 工具套件提供。 1 O/ c8 ~& F: ?, Y$ P! E2 ^
( r: O! I8 U% {% B; B1 g" m1 _* `28nm AMS 生產設計流程利用具備 300MHZ 至 3Gz 驗證功能的類比設計,以其矽晶片結果進行完整驗證。矽晶片驗證包括關鍵類比區塊的時脈工作週期、最大週期時脈偏移及作業電流。 8 P: L, f, l% k+ Z& S; J# t$ g# I. m- v
4 C4 P N, M2 ]6 q藉由支援 DRC+,28nm 流程強化了 GLOBALFOUNDRIES 在可製造性設計 (Design-for-Manufacturing ,DFM) 的傳統領先地位,使其矽晶片驗證解決方案超越標準的設計規則檢查 (DRC),並使用二維的形狀式樣板比對法,以最高 100 倍的速度找出複雜製造問題,且無需犧牲精確度。 |
|