Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 8066|回復: 5
打印 上一主題 下一主題

[問題求助] bandgap 與 trimming???

[複製鏈接]
跳轉到指定樓層
1#
發表於 2010-5-3 10:39:46 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
請問在業界有辦法做到一個bandgap電路不用trimming就可讓輸出誤差在+-0.5%,且其量產yeild在95%以上嗎?(也就是說95%的die在不同的lot其輸出都小於+-0.5%的誤差)* a+ T, A( y& l6 E
如果可以辦到請簡單說明一下方法好嗎? 謝謝!
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2010-5-28 00:34:58 | 只看該作者
有trim都需要比較多bit數才會到+-0.5%
4 `1 V  H0 Z, d況且package後還會有誤差7 y. c& @9 H: X8 C
$ R6 ?! m- t+ Q9 E6 M
一般未trim的bandgap +-7% 大約是極限了1 ]8 k# R$ E+ b7 W) Q- x  G# S
5 z, v) D0 k, H' `
不過如果大大您有新發現
) n0 s( O, \% f) A3 ^可以跟我說一下嗎?
) c5 I! y' c& Z1 J8 d感謝
3#
發表於 2010-5-29 20:08:27 | 只看該作者
Bandgap reference circuit如果不作triming的動作的話,根本不可能讓輸出的誤差電壓小於+-7%以內,主要的原因是因為Bandgap reference circuit而利用電阻,MOS和BJT的溫度特性係數來達到不隨溫度,製程和電壓變化而維持在某一輸出值. g( R9 C4 _! j- ^7 u: W- Z
但製程技術本身就有誤差,即便在同一片wafer上也無法讓相鄰的MOS或者電阻達到一模一樣,像電阻,一般而言,製程廠的誤差值約在15~20%,在不作triming的動作下,製程本身的技術就無法達到了,想要精準的Bandgap reference voltage,一定要作triming方可達到
4#
發表於 2010-6-3 09:41:21 | 只看該作者
能問一下,7%是怎麼算出來的
5#
發表於 2010-6-5 23:30:01 | 只看該作者
Bandgap reference circuit如果不作triming的動作的話,根本不可能讓輸出的誤差電壓小於+-7%以內,主要的原因 ...
+ p) p0 s- A: h- A0 yfinster 發表於 2010-5-29 08:08 PM

4 l; y8 y: D  t7 n, w
2 f5 Y" w) U$ p  X) r5 I/ r8 t( G+ B
0 Z0 `4 q3 z  I" P( ?6 }; o您好 finster ~2 T) |( y5 t' e1 |
我經驗並非豐富
  T3 \6 z* L% V" G不過一般正常該注意有注意的bandgap reference (Bjt included)/ }8 g$ {$ V* u
通常variation不會超過+-7%1 w1 }! U' n6 U. u: y8 |
若是像deplection + NMOS那種的確會有機會較大2 Q" _" y; O1 N4 y5 c* l
trim range一般是會留到+-15% ~ +-20% 左右
# G" S) o0 U5 b. N4 k(此為量產驗證過的數據)
6#
發表於 2011-6-29 23:47:41 | 只看該作者
感謝大大分享  努力學習中
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-11-11 04:44 AM , Processed in 0.184011 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表