Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 17264|回復: 22
打印 上一主題 下一主題

[問題求助] PMOS,buck,source,drain接地,gate接正电位,电容?

[複製鏈接]
跳轉到指定樓層
1#
發表於 2009-4-16 18:11:08 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
各位大大,我在参考以前的项目时,发现有用PMOS当作电容用,30um x30um,M=48。但是buck,source,drain接地,gate接高电位,挺让我费解的,要是NMOS倒是可以理解。请教过一些人,说这种会引起latch up的问题,而且形成不了电容。有达人帮我解答这个问题么,先谢谢啦。" Y+ O: f5 d+ a' Y9 E  l) ~6 t
& h, J9 t4 ?5 G! Z1 |
PS:我用HSPICE run simulation,发现无论是NMOS和PMOS效果几乎一致。
  Q  t$ E4 z  h0 p' u
# s* o5 }2 M) E: O2 [9 T, ?6 j$ i  {[ 本帖最後由 Behzad 於 2009-4-16 06:14 PM 編輯 ]
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2009-4-17 13:09:04 | 只看該作者
我想那是 Accumulation MOS(AMOS) 當 cap 用吧。
' I4 Z: v* t2 _9 |2 m8 _8 z7 M& ~' aAMOS  就是 NMOS 作在 N-Well 中,電容值有較佳的線性度。% r, V4 @' x& }7 v
所以我想你大概是看到 MOS 外面圍的是 N-Well 就認為他是 PMOS 吧。  3 I% R% d6 X, \+ I' f6 G
5 g+ C- M& ]/ B9 ^
事實上他是 AMOS, NMOS in N-Well.

評分

參與人數 1 +3 收起 理由
Behzad + 3 你的認真回覆可能會幫助他人!?

查看全部評分

3#
 樓主| 發表於 2009-4-17 16:14:18 | 只看該作者

回復 2# 的帖子

谢谢您的回复,不过我有看过layout,是Nwell上面又有P+,不太像是NMOS,依然谢谢您!
4#
發表於 2009-4-17 18:58:50 | 只看該作者
如果你有學過MOS CV-Curve就知道; M' n) f" |; p' F
此PMOS工作在accumulation區域
/ w( T) U- y1 e1 l一樣有電容
7 H  V) H! G& {" h1 t% F% D6 G5 `; T3 \
至於NW接地, 是有可能會Latch-up,
1 a- h* w- n3 k0 Z5 ?+ q% ^就小心一些, 也沒那麼容易啦% @  {4 s+ X/ C0 d* V
* `& U+ u: l0 A% z9 T6 b& W& [' B
[ 本帖最後由 alab307 於 2009-4-17 06:59 PM 編輯 ]

評分

參與人數 1 +3 收起 理由
Behzad + 3 感谢回复。

查看全部評分

5#
發表於 2009-4-20 00:44:14 | 只看該作者
c=k/Tox
" |  v8 S, Q" o  y( i% ~1 ?% `: O# ]+ ?, D8 e9 J; Y* T# M
用NMOS 或PMOS效果好像是一樣吧?
  }$ v% o7 J8 ], o# k5 M) @不知道為什麼特別選P來做?

評分

參與人數 1 +3 收起 理由
Behzad + 3 感谢回复。

查看全部評分

6#
 樓主| 發表於 2009-4-20 14:52:48 | 只看該作者
原帖由 alab307 於 2009-4-17 06:58 PM 發表 " l$ {" c9 y/ J
如果你有學過MOS CV-Curve就知道
5 e# P& _0 k) }- C* o此PMOS工作在accumulation區域
! f9 s4 N5 A# i" }7 Y$ V1 M一樣有電容; J# `- i7 [5 d* y. A6 z: ?

3 w. e: b8 l. Q至於NW接地, 是有可能會Latch-up,
! S) w5 K. y" ]1 U% \( @就小心一些, 也沒那麼容易啦
4 t- d4 W: J) f  q) I3 k  h
( U- l, I( }( C8 E' I9 C1 V
我对这个不太明白,就我看到的文献来说,A-MOS是NMOS in N-well,对于PMOS,bulk,source,drain已经是最低电位,gate下面会invert?如果不能invert,那么这个能当作电容用的么?我对这块不太清楚,请继续指教,谢谢。
7#
 樓主| 發表於 2009-4-20 14:55:02 | 只看該作者

回復 5# 的帖子

我想PMOS实现起来有点困难吧,因为gate下面好像不会形成channel啊?如果能形成channel自然一样,但是如果不能形成channel,我就有点担心。
8#
發表於 2009-4-20 16:43:48 | 只看該作者
不知道PMOS這樣接作電容的話,會不會有什麼問題??; c! D/ g* C; @" o( ^$ |  I
請各位賜教!!- Y* \) S4 p" w4 `# ]+ N  S4 o
4 m( o7 ^- v/ K& \5 L
PS. gate 接地,其餘的腳位接在一起,在接至某个正電壓。

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
9#
發表於 2009-4-21 10:46:26 | 只看該作者
同樣一個公式c=k/Tox$ P6 g, ~5 j/ ^  x  O) _
accumulation和inversion時的c值是一樣的  只有在depletion時較低/ E' i7 f0 m3 ~( X
可以看書中有圖
% k" N6 u1 Z+ l! ?4 N$ g1 m+ W9 M. `7 v4 ]- ?& ]' K, F
所以如果給的電壓夠正,雖然沒辦法invert可是可以用他在acc時的電容; I" }* F0 E& q

/ U. ]" C& V1 [1 Eamos我不知道你說的是不是depletion mode的
: n- O/ K+ q( ^1 J, `- P就是原本不加電壓時通道已經形成,加上正電壓把他deplet掉就是把他關掉
/ ?8 T. a3 Q# r5 H9 k我不知道這跟他的電容值有關嗎?. t  g% @# P$ s' }3 F5 ]
基本上我猜只會把他的整個cv curve shift,猜是只有Vt的變動+ W! ?* L+ @+ A# a/ ]! {: k
想不到什麼線性度問題,請問有書上有寫嗎,有寫原因嗎 謝謝

評分

參與人數 1 +3 收起 理由
Behzad + 3 感谢您的回复!

查看全部評分

10#
發表於 2009-4-21 10:50:24 | 只看該作者
我再說一次
# a& W+ e5 n" e5 |! E) w* A當PMOS  gate給高電壓, D/S/B接低電壓時候
4 ^  `9 d( C$ K$ iNW是n-type, 可以提供負電荷, 在表面累積負電, 稱做accumulation% J/ {: A) `; k& i, D. v! s, D# V
(如在NW累積正電, 稱做invertion)" k! M: y+ y# ]. Y
; U4 B7 E% A- [) V
只要有兩個極板, 可以累積charge, 就可以形成電容

評分

參與人數 1 +5 收起 理由
Behzad + 5 非常感谢您的回复!我&#2101

查看全部評分

11#
 樓主| 發表於 2009-4-21 11:48:47 | 只看該作者

回復 9# 的帖子

感谢您的回复。至于AMOS,我是根据一篇paper来看的,他所说的AMOS是指NMOS in N-Well,不是指pmos了。我贴上这个paper吧,供参考。
. h+ P, m. J$ }0 ^' X0 J9 ~( T0 d3 Q6 l( ?' j# D: X% j& L- Q
[ 本帖最後由 Behzad 於 2009-4-21 11:50 AM 編輯 ]

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
12#
發表於 2009-4-21 12:46:07 | 只看該作者
我第一次聽稱這個MOS為A-MOS,
- Z; [8 z- [3 J9 e& f$ {3 |2 A不過沒差, 原理差不多
( G3 u0 E& d3 s+ G2 c7 h: F; c. L8 C唯一有差的是A-MOS無法inversion, 0 c7 u- D% w( U+ t
所以偏壓在accumulation區域電容才比較大+ h1 ^* R6 K& Y+ H
( e, o4 Z0 c! J$ \. O- B# D% `8 `$ G$ v
PMOS則是偏壓在inversion or accumulation都可以有大電容
13#
發表於 2009-4-21 13:08:54 | 只看該作者
AMOS 一樣可分N跟P
7 f! T% D' U; i3 M
2 B0 k9 }- A0 W  Q8 s不同的WELL只是調他的Vt而已
1 a- E3 p+ N5 T4 ^0 n) i照你的說法
7 x* C0 D5 b, E' L& x: @/ eNMOS ON NWELL
0 V3 ?* k0 ^5 HPMOS ON PWELL就可以了3 V! \  F* ]) S- {
) S3 ]' _% s% t* ?
也不一定要改整個WELL調CHANNEL表面的DOPPING CONCENTRATION就行了
14#
發表於 2009-4-22 17:33:04 | 只看該作者
NMOS作到N WELL 上面 我覺得
5 c0 t2 I1 o9 q- ?" ~. d不就是一個多晶- 襯底電容吧?
15#
發表於 2009-4-23 17:10:25 | 只看該作者
其实mos做电容的时候,电容稳定的区间比较大。这个可以从C_V曲线看出来的,NMOS电容随着栅压的增大会有一个区间逐渐变化,最终稳定。。。
+ c# J2 g* J+ l. DPmos电容的这个区间要比NMOS的小,但是如果PMOS的buck、s、d接上高电平的话会和NMOS接地的情况差不多。。。; c9 b; U7 R9 \; Q' Y
也可以把NMOS的栅接负压(好像不太常用。。。)这样会改善mos电容的线性度
16#
發表於 2009-4-24 09:04:48 | 只看該作者
如果用NMOS来做没有双井 buck只能接地  pmos栅极接高电位 也可以让pmos处于强反型区
17#
發表於 2009-5-19 22:09:33 | 只看該作者
15樓說得不錯,我現在就是在模擬nmos管和pmos管的C—V曲綫,尋找一個結合點,來提高Mos管的線性度。但是這個結合點真的不容易找啊,希望哪位高手能指點一二。
18#
發表於 2009-5-21 09:07:05 | 只看該作者
PMOS 作電容..不是Source Drain and buck 接高電位 ,gate接你要穩壓的點嗎 ???$ S6 p' l$ Q. {7 [7 B) ^
其它接法沒有做過ㄝ??????
. d$ D& B/ Y& z2 B5 hthanks!!!
19#
發表於 2009-5-22 21:28:32 | 只看該作者
pmos的gate接正电位,bulk、source、drain接地,这样pmos工作在积累区,电容几乎就是栅电容的全部,有什么觉得奇怪,从来就是这么用的啊。如果换nmos,反而效果会变差,因为当VGS=VT的时候,mos总电容会突然变得极小,电容值不稳定。( o2 o1 u4 M2 D" H+ I1 P
还有,为什么说pmos电容这么接回容易latch-up?我没看出来?谁能画个等效电路。相反,我觉得所谓了AMOS,就是nmos做在nwell里,我到觉得他出latch-up的可能性极大,对照书上的latch-up示意图,一画就能画出来。
20#
發表於 2009-6-25 17:00:33 | 只看該作者
can somebody explain how to latch up ?
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-12-18 05:09 PM , Processed in 0.193011 second(s), 20 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表