|
想請教各位前輩
+ ~* ^9 @) r0 ^) ~, t6 z在 DAC 之中 Glitch Energy 這個效能參數的意義/ _9 K* i/ s1 u# R
每個人的 DAC 電路中基本上都會有 de-glitch latch 的 subckt2 {4 [, }( G9 U# B
例如說 switch 的交點 要上交叉(for NMOS) or 下交叉 (for PMOS)
: O x- K; A! a8 t此目的都是為了 避免 glitch 的影響1 d/ ` l4 r/ B% o* G
但,若就非高速操作的情形之下+ o! _4 J$ r/ F% p$ K
在sample data 的時間內,若可達到穩定值 or 小於 0.5lsb3 W5 Q7 N7 M. q$ ~3 I F$ f
那 glitch 的大小是否就可以不去考慮了?
! p& Q, h B& a# C3 L. Q是否只要以 settling time 為依歸即可, glitch energy 參考就好了
* q N7 ~* _5 M. j- R& c& R+ h1 Q' x6 L
此外, glitch energy 的計算方法是在 error band 上下的面積互消4 P8 o2 n. M7 E5 x
如此加減,有可能得到一個小的 glitch energy , p: f: j. f$ a4 ]* J9 c6 n+ u( ?
但是輸出訊號仍極不穩定, I0 O2 x0 b+ \3 \6 g# b
那這樣的定義又是為何?5 H, _+ M+ t2 w4 e
) m% k# j l8 O0 S8 t看到有人說 glitch的大小會影響到 SFDR ' T# H/ K& P5 u% S- K1 N
我認為一樣是和 settling time 有關& u' }/ ]: m# R9 \4 U, r
在穩態時間內,若無法達到穩定值# e/ h ?, ^( ~0 M
那麼就會變成頻域上的 harmonic tone
, o! @# O3 J( n8 f/ {. s: A( [是否是如此解釋呢?
* d' r3 m- h* F% ^0 s1 \ g/ R7 c, g* p2 n3 y$ v
由於書上看到的解釋不甚了解
7 ]' r6 I& V$ {& ]所以請各位前輩指點,謝謝! |
|