|
飛思卡爾為車用通訊、消費電子及工業應用發表一款功能強大的多核心處理器. |* Z- g8 G0 ~6 e g
低功率的單晶片系統元件,將Power Architecture™技術與內建的3D繪圖及多媒體加速核心相互結合! {# N1 I ~( B! G8 N
, R/ C4 x7 y- b3 E( B& K* K
2007年5月21日德州奧斯汀報導 – 為了進一步鞏固32位元產品在車用及嵌入式市場的領導地位,飛思卡爾半導體發表了一款高度整合的單晶片系統(system-on-chip,SoC)處理器,為需要複雜繪圖、多媒體和即時音效處理的高性能、低功率應用,提供了最理想的選擇。, @% |- t- I& e- ^7 q2 S
8 B8 e6 W8 Y! ]& ~6 GMPC5121e SoC元件以Power Architecture™技術為基礎,其為飛思卡爾mobileGT系列處理器的最新成員—該系列處理器是車用通訊市場使用最廣泛的平台解決方案。MPC5121e使用先進的90奈米低功率CMOS技術,其設計可以在最低的功率之下,提供額外的多媒體效能以及豐富的使用者介面,卻不影響彈性和韌性。
5 B- q8 f" u5 T7 H3 \, N' n2 u$ E, j* T) n- D
飛思卡爾微控制器部門副總裁暨總經理Mike McCourt表示:「MPC5121e是截至目前為止,威力最強大、功能也最豐富的mobileGT處理器,其多核心架構統合了高性能的Power Architecture核心、專屬的2D/3D繪圖核心以及針對即時音效與多媒體應用改良過的強大輔助處理器。這些核心相輔相成,再加上處理器與生俱來的超值特性,對於需要複雜的顯示、繪圖與多媒體加速、網路連線以及大量儲存空間的次世代應用來說,其為絕佳的處理器。」; }4 f* J/ L6 \3 J$ b8 \" _
2 Z$ p& E% }* }# W! bMPC5121e微處理器主要的處理引擎是Power Architecture e300 CPU核心,時脈可達400MHz。MPC5121e結合了可提升音效及多媒體應用的e300核心、內建的2D/3D繪圖核心以及可完全程式化的32位元RISC即時加速核心。飛思卡爾還同時計劃提供一個不包含2D/3D繪圖核心的MPC5121e版本。& d3 g# ]0 t8 G" y0 z. {
- X7 Q% j* n! t) N! n) Q/ z; E' W( lMPC5121e處理器合乎車用規格,因此也適合用於車用通訊、連結及駕駛人互動式汽車應用。該元件符合AEC-Q100標準及TS14969規格的可靠度需求,其設計足以承受惡劣的外在環境條件。 * B0 i% [0 C3 X( U* s( j& g: K
" Z7 u7 t; }, Z6 y( |6 }3 j除了適用於車用通訊外,MPC5121e也可以用在各種嵌入式應用上,如網路化的工業控制、安全/監視系統、網路化病患監控系統、遊戲應用以及數位家庭應用,如媒體閘道器和機上盒等等。
- C4 x" x- P% S3 Z, g# u/ n9 ]. _0 [ L$ {' g
具有強大效能的多核心架構
# L8 P; [9 |# K3 Q' }MPC5121e處理器內的PowerVR MBX Lite 2D/3D繪圖核心,可支援3D紋理及陰影,同時還包含一具高性能的向量處理單元。處理器的全面可程式化即時加速核心設計,能夠提升各種常見媒體格式的處理效能,如MP3、AAC、WMA及Ogg Vorbis,並將即時應用的效能推向極致。此一加速核心同時支援取樣率轉換、降低雜訊以及消除迴音等功能,對於語音辨識及車內藍芽免持聽筒應用來說,這些都是關鍵。
3 c; C! |* g% Q6 d9 g" T
. W" i$ g& V; T3 z" b" N6 n多核心架構在不需大幅提升時脈及增加功率損耗的前提下,加速了系統的資料傳輸速率。該處理器架構在高性能和低操作功率損耗間取得了絕佳的平衡,讓系統成本更為低廉、可靠度也更加提升。極低的待機功率損耗,也讓該元件十分適於用在車用系統設計及行動式應用等方面。
# ?4 b& Q4 H% @- t/ S% A# {& Z4 ?
) D9 b) \4 \6 }# j豐富的週邊
$ H7 W/ p% X2 Z- ^MPC5121e處理器的高度單晶片整合性,可以有效減少BOM成本,並為各種嵌入式應用提供彈性化的處理平台。該元件具備豐富的整合週邊,包括128K SRAM、10/100乙太網路、PCI、SATA、PATA、USB 2.0即用(On-The-Go,OTG)、4套CAN模組及12組可程式化的串列控制器。內建的顯示控制器則提供超值的液晶/薄膜電晶體(LCD/TFT)顯示支援。) y# a, K1 m8 G3 z" O
) i" X6 L8 k9 _/ ^$ D% Z: y1 m
為數可觀的嵌入式記憶體緩衝器,一方面可以因應潛在的需求,另一方面也可以平衡系統性能及匯流排的資料傳輸量。藉由e300核心、繪圖核心以及即時加速核心優越的系統資源平衡,再加上DDR-I/DDR-II記憶體控制器和內建的64通道DMA支援,讓處理效能得以大幅躍進。! ]5 {, i; N( v- Z0 T! Q
. Z) Q# G: a! @2 {) o- t( O8 mmobileGT聯盟與飛思卡爾系統支援
: ^ u5 Y, ~- S3 r' \$ n6 @7 LmobileGT聯盟囊括了全球最佳的工具供應商,例如Wind River、QNX和Green Hills Software等等,支援mobileGT系列處理器的軟硬體廠商也日益增加。在MPC5121e元件樣品首度問世之時,由mobileGT聯盟成員所提供的RTOS、軟體驅動程式、中介軟體及應用解決方案,都已在規劃當中。9 g$ }3 c1 x9 J2 W
/ `- U. G1 E f
) B1 C e% T3 S8 x& h, ^飛思卡爾計劃為MPC5121e元件提供多樣化的支援,如mobileGT處理器版本的CodeWarrior Development Studio,以及針對mobileGT架構進行最佳化處理的Linux線路板支援套件(Board Support Package,BSP),還有MPC5121e研發平台等等。9 g$ h9 |$ Y& b, e
: w& h% Z& B* ^ Y7 @2 g
MPC5121e元件的設計,可以確保其應用程式碼相容於原本即使用MPC5200架構所開發的解決方案。此一相容特性讓各種產品的解決方案得以互通,並以更低廉的成本,將新產品與新功能迅速導入市場。
# |1 x; l: w# i3 X8 o6 F- v0 m) N1 e8 }
MPC5121e的產品特色9 \( ?1 U' V* n# _- f
• Power architecture e300核心
) u$ e2 k) L/ co 32 KB指令快取與32 KB資料快取
3 n/ y; D: J0 I3 \! No 雙精度浮點單元與雙重整數單元
! f( A: }9 a' w" go 高達400MHz的效能,MIPS值可達760
# c" w' T$ a, R' E• 可由使用者自訂的32位元RISC加速核心,運作時脈可達200 MHz5 I" D7 B; |# `, o/ [2 o
• 以PowerVR MBX Lite核心為基礎的2D/3D繪圖核心+ H5 `. S0 L( u a
• 內建顯示控制器,最高可支援1024 x 768的XGA解析度
, F: q# [2 Z0 }+ ~ G$ I& e0 j• 12組可程式化的串列控制器
V# d) I$ m6 V0 d• SDRAM DDR-I/DDR-II/mobileDDR記憶體控制器
& s- D/ |' i, Y; @+ n9 W+ C• 10/100高速乙太網路媒體存取控制器(media access controller,MAC)/ v* r9 l1 r, k! F
• 3組I2Cs
& f. E8 m0 V4 j# w0 q3 s5 z) t: g• PCI 2.3介面
' {- }( l6 t# z1 B9 M/ t; G• 具備單一整合PHY的兩組高速USB 2.0 OTG控制器/ U0 r+ [8 F8 K% O3 o& w
• 串列式/並列式進階技術掛載(Serial/parallel advanced technology attachment,SATA/PATA)控制器
s$ m1 @4 q4 t- ? ]• 4套CAN模組+ u8 ~7 P( k$ o
• 64通道智慧型DMA I/O控制器
# m6 k3 U- I' [, G• 新力/飛利浦數位介面格式(S/PDIF)串列式音效介面
: Y1 ^$ U3 s* i- a4 [• 安全數位高容量(SDHC) MMC/SD/SDIO介面卡主控制器7 M( T# \0 X1 } B0 g
• 27x27 mm – 1 mm間距516pin PBGA封裝
( }& n, `9 R5 m4 y; ]) h
/ d7 t$ ?9 F# v( B: }2 d取得方式
6 b9 [# F$ z y; l- Z0 }MPC5121e處理器樣品預計於第二季末問世。 |
|