Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 3369|回復: 7
打印 上一主題 下一主題

[問題求助] 請問各位先進有遇過這樣子的問題嗎?

[複製鏈接]
跳轉到指定樓層
1#
發表於 2007-5-17 20:38:50 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
我目前是碩班的學生,專題是做CDR(Clock and Data recovery),
& n# j+ p9 O3 i- ]; O/ e最近chip回來正在量測遇到了怪問題,
: t# O" Y) U9 y/ `* k我先量VCO部分,VCO是使用7級Inverter串聯的Ring Oscillator,示波器是使用安捷倫 54853,
9 q; o; w4 f+ b* P0 L! y5 ~6 P+ x儀器的碳棒是有分正端和負端,正端接訊號源,負端則接地,: ]/ Z0 `$ R" s/ R
再量測VCO時,如果有接GND則會出現下圖,. `9 l6 A. Q# j! t2 q
+ A3 p/ F' z1 }3 j8 W" f2 P  E" t
不接地時則如下圖,
8 R8 w+ p- v$ e4 Q; H; y9 `6 R* k, Z; I
1.)這是為什麼會這樣子,在探棒接不接地會有這麼大的影響,哪一種比較準確。
; \0 S# |2 d' [) B3 S4 t; p- I2 j+ s4 ]# H' X/ ?
2.)在波型上為什麼會有向settling time這樣子的抖動波形,是設計方面的問題嗎?
5 R7 N4 s$ K- L/ q( N5 h+ |9 rㄧ開始我以為是電源不穩定所產生的抖動,但是在接了regulator以後還是會這樣子,
3 D& s+ E4 U1 {0 e0 L這是什麼現象呢?或是我該在設計的時候注意哪方面的考量,可以消除這個問題?  L  g$ g( Z% q. p% _+ H# h

* y: H7 M8 t  e- _# y; m3.)在類比的gnd和數位的gnd這兩個在製作PCB版到底要不要隔開,還有分開接以後gnd到最後不是還會接在一起嗎?
$ n; Q& m3 J9 H; [這樣子有隔開根沒隔開還不是一樣,或是有其他的接法,聽說兩個有隔開後量測結果會比較好,改怎樣解決呢?9 T# T0 B# b# z. n# {, ^- H
$ b5 s' q/ S4 e) E: A9 Y  r3 ~
在這裡請教各位做類比的先進,麻煩大家幫我想想是哪邊出了問題,謝謝大家。
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2007-5-17 22:09:17 | 只看該作者
1. 要接地!
9 h* |8 p- [& [! Y$ O% X) i! V7 S1 m& ^& J! U
2. Bonding Wire 的電感效應!& k8 z3 l) p: n& I$ U
1 ]1 m! l$ U' z
3. 要分開! 可以用一種隔離元件分開!  大多數的人避免麻煩!  所以接點最後都會接在一起! 但這點離POWER的GROUND最近就可以了!
3#
發表於 2007-5-17 22:16:40 | 只看該作者
這個隔離元件好像是電感是嘛? 不知有無記錯?

評分

參與人數 1 +2 收起 理由
sjhor + 2 對!可是我忘了專有的名詞!

查看全部評分

4#
發表於 2007-5-17 22:33:11 | 只看該作者

Power & Ground

對呀...是用電感分開digit及analog的大地...
: r5 n- e% y/ o& r
7 F9 x) U. _  L, q2 o$ ^power的部份...也可以利用電感與電容的濾波來得到比較好的穩壓效果~

評分

參與人數 1Chipcoin +2 收起 理由
sjhor + 2 Good answer!

查看全部評分

5#
 樓主| 發表於 2007-5-17 23:24:02 | 只看該作者

回復 #2 sjhor 的帖子

對不起我忘記說明了,我這個電路是要應用在生醫,
; _5 k6 ]0 G# y- G2 i5 K所以頻率做比較低2MHz,這樣子在Bonding Wire的影響會很大嗎?
6#
發表於 2007-5-18 08:40:58 | 只看該作者

回復 #5 jelly811737 的帖子

應該這麼說!
; S( x- \& h- r( t  H2 H除了 bonding wire 之外, 外面的連接線(PCB, ....)有多會有電感的存在!
/ c; a( J. H: t) T$ T所以  累積下來的量也不可以小看!
% }8 A/ T% Q& ~$ @' [& M7 c0 z& X% z9 [8 q/ v
還有的  就是 你的  Driver 做的可能不是很好!9 |2 V5 Q3 \" ]# n7 P
或者是 Rising/Falling 太快所造成的!
$ R" {  h+ J8 ]& m6 _+ N$ s* N0 a; Y9 I& Q4 O: j
若是很 Care 這些!  應該去找一下數位的  OUTPUT pin 設計方法!7 }, S. _, o6 m* T1 [
應該有機會解決!+ M3 O& C3 W, \
* {! n, S2 w& I  t8 ~! z
找到相關資料後!  歡迎拿出來分享唷!
7#
 樓主| 發表於 2007-5-18 10:23:03 | 只看該作者

回復 #6 sjhor 的帖子

請問sjhor先進可以�我如何評估Output Load,然後如何設計Driver,' o6 W: u2 _2 [; s7 P- c! E3 J
Digital Output pin?  Oscillator不是算是類比的嗎?6 U" V7 m! C! W2 y
為什麼要用Digital output pin?這是什麼意思呢?
4 ?4 V( Q8 X- c2 ^" ^8 a& `1 E小弟學不夠多看的也少,還有很多方面都不是很清楚,希望你多多指教。4 d1 s" e0 B3 ^5 P
在這裡也謝謝你的回答。
8#
發表於 2007-5-18 11:18:38 | 只看該作者
0與1 的信號   通稱 digital signal!
1 Z. ~: I, y; q只不過 Output Buffer 友可能是 analog designer 幫她們設計的!- p6 X( a! C' N5 r7 A2 e. v
$ r7 c( `1 k( x% f
Oscillator 是類比的沒有錯!
- |' m  p" C2 t1 a& u3 N但經過  sensing amplifier or Schmitt trigger 轉換之後  就是數位的信號了!
, v" ]! s0 y- n; S% x5 n4 u4 n6 J: w, m9 I/ A
這一部份 Output buffer 主要的工作是數位的!* K# y* x; [* z- u# s+ y3 V8 M

9 G+ {' f5 H/ N2 j/ ~/ J所以  這邊  她們有開發一些技術! 可以避免這些情況!
$ T; |2 S, L# W  |5 _& P4 H8 p- V( v1 I) J
我記的的是  信號快升到 VDD 時  友作ㄧ些的處理!
, h4 I6 C1 r& K, r7 v這一部分  我只聽說!  沒有見到實際的電路!0 T* g9 _7 A8 Y* w( h
所以不能提供給你! Sorry!
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-11-16 10:43 PM , Processed in 0.163009 second(s), 20 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表