Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 4628|回復: 0
打印 上一主題 下一主題

[問題求助] 請教DAC中"Glitch"(突波) 這個效能參數的意義

[複製鏈接]
跳轉到指定樓層
1#
發表於 2009-5-19 14:00:24 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
想請教各位前輩3 o2 @8 Z/ c% w* x1 V
在 DAC 之中 Glitch Energy 這個效能參數的意義+ {7 P( R. K) q0 }7 P
每個人的 DAC 電路中基本上都會有 de-glitch latch 的 subckt
. i' O5 P/ |( K9 H8 O2 [例如說 switch 的交點 要上交叉(for NMOS) or 下交叉 (for PMOS) 5 ]) J( O$ u; N, ]8 Y9 ]5 I
此目的都是為了 避免 glitch 的影響
6 c" H6 p8 _* z! G0 F' u9 k' t但,若就非高速操作的情形之下
5 e. b  j4 A3 G5 \; E* ~% W# A  v在sample data 的時間內,若可達到穩定值 or 小於 0.5lsb) D, M2 M7 }" U
那 glitch 的大小是否就可以不去考慮了?
4 b# _- k9 b' d是否只要以 settling time 為依歸即可, glitch energy 參考就好了- i$ ^$ }* S8 a. F( E
( N+ g; \: V6 f' R9 Z* z# W
此外, glitch energy 的計算方法是在 error band 上下的面積互消/ P- C. J) Z, o) ]
如此加減,有可能得到一個小的 glitch energy 4 ^- n* G% m  P+ j' _# v4 X
但是輸出訊號仍極不穩定2 W8 r: R, X) l1 W$ r
那這樣的定義又是為何?
7 e% ~3 B$ y( R; ^2 a( Z; _& H( D: o3 l3 ?# j$ P: m9 d- T
看到有人說 glitch的大小會影響到 SFDR 8 o0 p) H% \# P$ k, w
我認為一樣是和 settling time 有關
2 i0 H5 V5 x! r0 M  p4 x) \3 X在穩態時間內,若無法達到穩定值
2 S7 G/ f  P4 U) h那麼就會變成頻域上的 harmonic tone- }% z( I  u/ k8 L) I% t
是否是如此解釋呢?* U2 e' F$ W. Z" m5 X/ W: b

9 o/ h5 }5 ^% c8 X" V! o' L由於書上看到的解釋不甚了解2 i2 c6 _* v& e+ n$ S1 q
所以請各位前輩指點,謝謝!
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2025-2-24 04:45 AM , Processed in 0.144008 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表