Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 4814|回復: 8
打印 上一主題 下一主題

[問題求助] current steering DAC

[複製鏈接]
跳轉到指定樓層
1#
發表於 2008-12-25 17:40:39 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
想請教有關current steering dac的問題2 W# b/ j% X, D
電路中有用到current cell( X2 M  D; m; j9 l6 z* |4 ^$ i
i流到開關兩邊選一路流,分別為iout 與 _iout
! e( B, c  ^) K1 C: ]" ~# j  E5 r# s" r9 \' c* ^! G
iout為最後的電流總和接到外部去用外阻等效為 75//75 =37.5
% E) k% g5 j# R$ Q# L. |
0 l. s5 r0 I7 Y/ D那麼我想請問的是 _iout內部一定要匹配嗎) v6 G) A4 d7 o# j! W
是否一定要在內部或外部掛上一個等效為 37.5的電阻
  R: S$ ]8 F/ y2 t能否省掉此電阻直接將開關接地4 _3 @2 g1 G. G/ M" h' K* A2 s+ A
這樣會有什麼問題發生呢" P2 `  n4 U/ B* [1 c
, d" {% t+ n0 W8 h
請各位回答一下+ n$ e; F* q+ ]' P) S/ c6 M
謝謝
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2008-12-29 22:05:55 | 只看該作者
你好 我最近也在看关于电流舵的DAC  想做个14位的 有些问题不是很明白 可以和你交流下吗 % r2 E. [8 `2 G
我的邮箱:gzxian@qq.com
3#
發表於 2008-12-31 00:30:58 | 只看該作者
原帖由 skyblue 於 2008-12-25 05:40 PM 發表
7 M* x. i: |2 t. T* ^想請教有關current steering dac的問題
/ Y  s+ x: b* |9 v1 }電路中有用到current cell& @4 }0 |, d. B9 T5 H( c
i流到開關兩邊選一路流,分別為iout 與 _iout# o! J" P8 U% o- ^* K0 H
/ i9 r. C) j5 q  N. @
iout為最後的電流總和接到外部去用外阻等效為 75//75 =37.5
% ^& c& K& ]# L4 k, B# p3 m0 p5 P3 N7 L6 R# h
那麼我想請問的是 _iout內部一定要 ...
' B) I& q9 Z5 {7 T3 t  E

# D) I. I( z+ g6 b2 {! E' O
+ `, s& T4 X+ [" X9 U3 s3 O% B_iout不行直接透過switch接到地! h, m, Z8 E0 S8 m0 a) ~
iout和_iout一定要有一個電阻,而這個電阻可以是在chip內部或者只有外部電阻皆可7 X4 v5 {9 E! `8 z- V
另外,如果你只有設計單邊,那對noise的抗雜訊能力會不好,建議你是differential output會比較OK,雖然會多一個電阻,但performance會有更好的提昇
4#
發表於 2008-12-31 13:19:51 | 只看該作者
是的 如Finster大說的 兩邊最好是要對稱 不然一邊有掛電阻 一邊沒有掛電阻) N& X" h0 N7 B% z
這樣對類比電路來講比較不好 電路對稱的話 一些noise或是非理想效應可以藉由差動對來消除共模的部分
5#
發表於 2009-1-8 12:10:04 | 只看該作者
請教一下版大,所謂非對稱造成的 NOISE 是指什麼型態的 NOISE 呢
6#
發表於 2009-1-8 14:13:24 | 只看該作者
回答樓上的,MOS管的熱noise,flick noise,以及switch控制clk的noise 耦合
; L4 P; E8 [7 A7 Z$ c4 wcurrent steering dac本身就是差分輸出,外接res以減小共模noise之干擾
7#
發表於 2009-1-8 18:01:14 | 只看該作者
請問一下 L 大 這種 Noise 在模擬上看的出來嗎?
0 f  V$ ?6 x+ i! e& o因為我有掛 dummy 電阻 和 沒有掛模擬上似乎看不出差異7 L8 e; u8 k. @8 z$ V, }* t
此外,想請教輸出之電阻是掛在 PAD 之外的
6 z$ g" J" o; n& C1 o而為了不拉出額外的 PIN 腳,因此會將 dummy 電阻 做在 ic 內部
4 l% r, [  |, ~: A. V那麼勢必會有很嚴重的 mismatch
+ q4 l$ o! P0 {' g/ b/ U1 }' i0 ?這樣加與不加的差別大嗎?; R; V' T" X$ ]) L7 ?  ^7 `
煩請 版大 與 L大 解感,謝謝
8#
發表於 2009-1-8 19:19:58 | 只看該作者
那個外掛的電阻不是dummy電阻,dac輸入全0時,差分輸出分別為0和i*r;全1輸入,輸出為i*r和0
# C6 z- i% G, x  Q( X一般都會在pad上外掛電阻方便調節輸出電壓大小,如果都做在内部要注意match和預留metal option( v" S! J3 Y+ X* r
開關諧波與noise耦合可以在FFT結果觀察,mos的noise需要做noise分析來看
9#
發表於 2009-1-9 16:09:29 | 只看該作者
我觉得这个作为load的电阻没有必要做在片内吧。
* {- P8 `3 s! x# y4 _电流舵结构可以调节输出电流大小,比如在1mA—2mA范围内,而电流—电压的转换是用这个负载电阻来完成的。
/ a: b# L& \! @: M输出电压需要多大,这要看DAC芯片的应用要求。# E0 o* q! u* I; n2 X
这个电阻做在片内,一则不好调节大小,二则可能process的偏差会使match变差。
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-12-30 03:05 AM , Processed in 0.167010 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表