|
4#

樓主 |
發表於 2008-3-29 23:54:16
|
只看該作者
版主~您所謂的定需求是指~??* H& J1 i/ h+ Q& m" Q1 J
& v% K W4 \+ ?9 x8 B我的話就是DAC輸出能越快越好(用於光學實驗)
5 _+ J# r+ m) v4 A7 O=================================================' r/ k; H5 G* ?9 y% ?# y
不好意思~- `: K' \1 U) E* @# M7 ?
: P8 d8 ?' X0 _4 X0 r
我想請問幾個問題1 Q8 k" O: K" s; X9 M
2 e6 P( K5 v! L9 {0 M. f
像Xilinx FPGA
7 J$ y* F" Q, t( http://0rz.tw/193QX )
7 Y" p, N3 V ^0 T
- O% v% Q ~+ G/ Ii/o有提到
, N# T5 z) u6 D
1 G# P5 u M& o* N8 M! i1 Z I分成selectI/O和differentialI/O
: j& q' T. t; L+ l& p7 C
1 n# f5 O& |$ \是說~+ \/ G5 J" A7 m' E4 a
& h% a4 U8 h; S* P! T' B; Y" {" U
因為我現在要用FPGA外接一顆DAC作光學實驗
; k0 _- B/ t0 V" v+ m
- q7 K6 k2 z$ F- e. d: ?3 ~若我選用的DAC傳送介面是LVDS或是RSDS這類~
1 T/ @* Z# n2 T2 |% c; i! ~# O0 Q) h
那fpga它速度上就要看differential i/o這一項嗎??
; ^+ _3 E' y6 n/ A( m
' ?* o1 f; z/ P) [/ L因為高速的DAC介面大多是LVDS2 c# v# H4 S `1 R
0 U& n8 P7 I+ W# X6 s {' {
==============================================
+ H+ z8 e: J( k+ n0 t0 i! n ~, L) Y" Z
像這一顆(AD9734)/ w: \% G$ t! N. t' u+ [6 a# M4 m: U
http://www.analog.com/en/prod/0,,AD9734,00.html! |! j, {1 U7 y
- r2 t9 e$ i' _. s他介面寫說用LVDS
( `: k) {5 G+ Q0 A# E$ |. ]+ |
% {6 x" Z1 g2 f& K0 E但又寫著
+ H& i0 H1 E$ }+ m) XDouble data rate (DDR) LVDS data receivers support ( f5 G% q6 o% o7 k' s
themaximum conversion rate of 1200 MSPS.
; x2 b0 h1 F1 C0 L1 Z7 U/ J5 F
( m. k+ V1 k, g& f我搞不太清楚 = =?% ]. ^, s; U/ V( u0 e/ {+ L
8 h) V) q( H. v. P C
============================================== |
|