Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 4440|回復: 4
打印 上一主題 下一主題

[問題求助] 想請問VCO的設計問題

[複製鏈接]
跳轉到指定樓層
1#
發表於 2010-5-15 00:33:34 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
想請問這VCO電路的設計技巧及原理
. G0 H0 O  F* N  p' S/ q" g
, \- ^& M7 c! h* [- n3 B" |) e5 k6 d
目標:以Vdd=2V設計->480megHz2 o* C+ _0 _1 t2 ^* ]* T: k+ W
) R$ @0 c# t8 n+ M9 a% M: Z( v
我在調整的時侯,把雙端振盪器上方裡面二顆pmos視為latch,9 w7 N8 S, m+ D* w- t, K
$ @& \  x7 B4 |
在調size時都設計的比外面二顆來的小,
- Y2 W* S8 \4 Q0 w- v$ m6 D3 Z8 ]) X: m" e. L# p: C  H
但是在過程中,f-v圖線性區一直很短,在0.5v~1v而已,
, ^, I, v7 D7 ]% J0 A
; ~) g, ?  M9 F有時還會在0.7v左右以下不能振盪,8 p; i3 @- C) s3 u' @- q$ _( D
" N* p2 }1 ]4 P2 i$ L. t7 L2 A: t
想在此請問一下,這顆vco有什麼設計的原理和該注意的地方,謝謝!

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2010-5-17 13:00:07 | 只看該作者
过驱动电压可以调小一点!不过 0.5V确实不太好做!0.8V以上比较好调整
3#
發表於 2010-5-21 08:25:31 | 只看該作者
For the current generation, use pmos instead of nmos
4#
發表於 2010-5-28 00:51:42 | 只看該作者
For the current generation, use pmos instead of nmos$ Y9 W! Q, k. L( g( X! s
arsenal_he 發表於 2010-5-21 08:25 AM
  h# T. j9 \. B6 Q5 R: X  C2 v# \  g
9 \: W  t3 c  ]4 t* ^. X! Q9 y6 z( f  i
1 ]! v; s1 n) a# z3 Y
    why ?* _: w  i$ |+ Q- B# q( X4 u
could you please explain ?
5#
發表於 2010-5-29 19:59:56 | 只看該作者
建議你參考一下這篇1996年IEEE Journal paper, "Low-Jitter Process-Independent DLL and PLL Based on Self-Biased Techniques"% r8 m% k: R. E. L) _9 L
你所採用的架構在這篇paper上有詳細的介紹,另外,你所提到上面兩顆PMOS並不能視為Latch,原因在你看過1996年的paper後應能理解; N! v" Y+ G- j9 L. _" J/ W) Q0 n# v- v
這個架構並不是rail-to-rail的output swing,故而輸出需要再加一組differential-to-singled output circuit,就以你貼的圖來看,它的線性區應在Vtn ~ VDD-Vtp之間,如果只有在0.5V ~ 1V之間,那表示你的diode connector PMOS和self-biased的PMOS需要再作微調" ^% T+ q, S$ @% N. C* g% C: d
另外.建議你採用paper的偏壓電路會比較ok,若以你目前所貼的偏壓電路來看,會比較不好調整
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-9-28 05:28 PM , Processed in 0.178010 second(s), 20 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表