|
本帖最後由 mister_liu 於 2012-7-20 12:23 PM 編輯
+ _2 v# w. M1 s: P1 ?4 b
% a9 j, e6 o2 ?- V+ x# Q產品日新月異,開發週期越來越短,如何在產品研發階段進行快速、完整的產品驗證成為重要的議題。使用傳統儀器進行驗證時,控制儀器之軟體受限於作業系統與 CPU 效能,往往無法進行高速應用或需要高速時序控制與演算法的驗證。而使用 FPGA,以硬體進行驗證,雖能符合需求,卻需要熟悉硬體 circuit design, HDL 與 PCB Layout 技術,成為 FPGA 技術的門檻,也延長開發時間與增加工程師負擔。在分秒必爭的產品開發中,讓您左右為難。
3 ?! g. h5 H5 a! J" \. F& a8 F1 l8 I9 z$ y
NI 新一代 FPGA 驗證技術,結合 LabVIEW 圖形化程式語言的簡單快速特性與 FPGA 的靈活彈性,讓您不需要學習 HDL,也不需要 Layout PCB 版,即可快速運用 FPGA,加快您的產品開發速度,減少開發成本,讓您用最短的時間,達成所有產品驗證的需求。新一代 FPGA 開發技術 NI FlexRIO 研討會絕對值得您來參與!
H2 J; W I A% Z8 S6 e& J# ?# u
時間 | 議程內容 | 13:30 - 13:40 | 來賓報到 | 13:40 - 15:00 | FPGA 技術簡介 傳統 FPGA 開發方法的限制 NI FlexRIO 簡介 現場實機展示 - FlexRIO 基礎使用:FPGA 資料處理 - FlexRIO Co-Processing:數位濾波 | 15:00 - 15:10 | 休息時間 | 15:10 - 16:20 | NI FlexRIO 系統& }0 n8 a9 c* O) a9 k
NI LabVIEW FPGA: V# ]9 Q2 c$ @2 H( B
FlexRIO 應用範例
& j* a$ Y7 m, Y G4 R) S現場實機展示% |9 C! v+ |4 `
- 影像處理:2D FFT
2 T; [6 j( h+ L3 m- 時序控制:FPGA Bit Error Rate Test | 16:20 - 16:30 | Q&A 現場問答 & 諮詢時間 |
*主辦單位保有修改議程之權利 7 \ ~( _+ h" t
2012/7/24 (二) 13:30 ~ 16:30' \! n0 t' f) k6 x
地點:新竹科技生活館 2F 愛因斯坦廳 (新竹科學園區工業東二路1 號)- Z" U; t! N* E9 o# t+ B; f/ R
2012/07/24 | 13:30
/ n1 @( [: t; V6 e5 f | 新竹, TW6 G: ~0 B3 o. j
|
|
|