依我的觀點,針對第三個問題,從metal1到metal5這種做法是等效的,這是我持疑的地方。小弟在做layout半年的經驗與想法。 & ?* J. X) Y$ U" n. I因m1到m5中間有四種via,但在實際上總共有8個栓塞於metal介面之間,與四個鎢管,其阻值就存在了,2u的空間是可以打多少via,最多只有幾粒而以,從最上面通電流,流出的電流有多大就看其阻值有多少,因這需要製程廠人員才知道的狀況,數據是很好分析,但實際的物理狀況是layout無法分析的,- I8 `& O `* B
,不知這個想法是否針對這個問題能夠幫忙到你。
本帖最後由 smilodon 於 2011-7-30 05:54 PM 編輯 4 k4 S" U# n0 i6 M4 J 0 x9 T6 B- c$ i7 DBasically you can find information in design rule about metal width versus current, 1um - 1mA is a conservative estimation. ; q6 @! u0 G7 ]! ] 4 w8 U4 @" x, F* S4 dUsually I prefer a 10um width metal to five layer metal connected by vias, for fringe caps' and routing.