Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 12471|回復: 3
打印 上一主題 下一主題

[問題求助] T18 DRC LUP3.1g_1.8V

  [複製鏈接]
跳轉到指定樓層
1#
發表於 2013-10-7 23:48:56 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
本帖最後由 aj002547 於 2013-10-7 11:51 PM 編輯
% N( Y" D* i8 V6 n; ?) s* T$ u
  G. E6 I6 j# |! b/ S$ }& X7 H7 h各位先進好, 小弟有遇到一DRC錯誤不只如何解, 想請教各位
5 f) M! B3 `0 h( n6 [0 B: S) R5 p( P) Q( \0 V- }
圖片的反向器輸出有接至PAD, 但cell都是畫好的,
5 v* ^* G) y6 y* @# V8 ?% }: Z- n# e. n- j: Q$ f9 K# {8 H
難不成真的要把這塊拆開然後拉開到他所指的3um這麼長距離嗎?. k/ M& g* |% F* x

( }/ c0 h; [; B還請各位先進有處理過的幫忙, 謝謝1 e8 u4 `: T7 B' x
3 m9 J5 R/ M0 i3 y. u

' ?) R& T5 @# W/ `4 R# v: Q$ Z
: x& b  P! ]0 I% z
2 _% X& c5 p, K9 K% R4 T, Zhighline處為紅色框起部分% V8 w7 h" g; W0 c3 k; q* S

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂2 踩 分享分享
推薦
發表於 2013-11-8 07:39:24 | 只看該作者
您好:
/ e! c" \! y( s% o' Q1 }; {  a! f4 V
       我簡單的按照DRC RULE上的字義跟分享一下我的看法,應該是說如果你的N/PMOS有直接接到PAD的話,你的NMOS就必須要圍上DNW,而且DNW跟你的PMOS的NW必須距離3um以上。
/ P3 x& b4 ]  O0 M4 y6 L$ H/ N5 a) E. y9 H* c; ~* ^" W1 S
        我猜這應該是為了ESD所設的RULE,因為在PAD附近較易有大電流,故拉開N/PMOS以防止LATCH UP產生。3 |5 {4 u7 F" o6 A  J, b
7 G( s6 T' @" p
以上希望對你有幫助。
回復 支持 1 反對 0

使用道具 舉報

3#
發表於 2014-5-21 18:14:38 | 只看該作者
LUP  廠 rule
6 }' {4 ?, K8 [8 C) `6 \# N' V2 m8 V0 ^# d- u2 I9 h2 ^8 x7 ~
space  between the NMOS and the PMOS
4#
發表於 2014-5-21 19:14:49 | 只看該作者
請把PNMOS 拉開 並為一個完整的ring
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-12-21 03:07 PM , Processed in 0.161000 second(s), 21 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表