Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 5333|回復: 7
打印 上一主題 下一主題

[問題求助] LDO测试

[複製鏈接]
跳轉到指定樓層
1#
發表於 2008-7-25 11:46:01 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
如图所示的电路:ref是普通的寄生PNP产生的基准电压,当电阻电流等于3mA时,Vtest的电压随温度变化不大,但是当电阻电流等于6mA时,Vtest随温度下降了100mV左右,请大家指导一下是什么原因?$ |+ W6 X* ]6 g1 C: Q
% I' d2 y- L+ I0 R3 W- X

! s: W+ T; Q5 M* L5 X8 }: n3 w1 s. K$ @! X! \
以下是 LDO 的相關討論:
' |2 r5 [* B' l: o) ]' @$ kLow Drop-Out Voltage Regulators
+ a* H- p+ |$ x# CRincón-Mora 《Analog IC Design with LDOs》 + H  I; Z- ?: B0 l
PMOS Low_Dropout Voltage Regulator Introduction / Y2 g& Z4 V/ S- v1 A3 ]( T
LCD Driver 設計術語簡介[Chip123月刊資料]
$ x9 w4 H9 w' Q% ~% f6 l0 PThe evolution of voltage regulators with focus on LDO[NS講義]
: J2 r) c, O+ q1 c6 B/ W1 ?! XDesign of High-Performance Voltage Regulators
: h+ ^1 }+ ~) G) k( @0 H2 y请教有关LDO的问题
" S# ~6 _7 @7 ], p% VLDO DC-DC分壓電阻的疑問(等比例的差異!?)
0 P5 S2 I8 F. w' N& k7 K$ x4 D0 V2 u5 H. ^* o1 j- m
$ I1 a2 [: c" {% U% O

) E7 ~5 \* k; E2 c9 R& t[ 本帖最後由 sjhor 於 2009-5-14 11:35 PM 編輯 ]

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2009-4-29 14:39:29 | 只看該作者
MOSt管的寬敞比是不是太小了,導致輸出電流不夠,無法通過R簡歷有小電平
3#
發表於 2009-5-16 09:23:44 | 只看該作者
請check DC analysis 時OP仍可keep住ref電壓~~~
4#
發表於 2009-5-28 11:27:07 | 只看該作者
同意楼上正解,当流过电阻的电流增大为6mA,NMOS源极电压增大,要保持NMOS也流过这么多电流,需要有更大的栅压,即就是运放的输出。现在Vtest比Vref低了100mV,应考虑运放是否还具有箝位功能,同时输出共模电压不足以提供NMOS6mA的电流,增大NMOS的W/L可以试试。2 B- S3 D) g7 S+ L# j
仅供参考
5#
發表於 2009-5-31 19:44:24 | 只看該作者
我要看图,谢谢,55555555555555
6#
發表於 2009-6-7 00:52:09 | 只看該作者
直接解釋就是負載效應的影響,根本原因就是輸出驅動能力不足,隨著負載變大,輸出變化較大,屬於帶載過重,誤差放大器的增益以及輸出驅動管的尺寸等都可能是原因。
7#
發表於 2009-7-16 16:52:14 | 只看該作者
我认为也应该是驱动能力不够造成的,如果有电路重新run一下simulate
8#
發表於 2009-7-17 14:15:23 | 只看該作者
检查 1。opa输出电压范围 2。最后一次输出驱动能力够不够
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-11-1 01:29 PM , Processed in 0.173010 second(s), 20 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表