|
Dear all,
8 Z, C- }" @! C( k2 R: X" T; _小弟日前看到一篇 Intel 所作的current DAC
( L$ I$ k# {' }* @8 X3 y5 T4 @
: D6 f) B, A7 K有許多地方看的不是很懂,上來尋求各位大神
# }5 K5 b7 c) N& u- ?
. L6 m7 R7 t! ?9 e C問題如下,* @6 x' `7 ^+ ^+ w- ~$ F
# t, E5 r" N9 k4 `
1. class-B current DAC 中的class-B是指正負半波分別使用 P/N current DAC 所驅動嗎?(類似一般class-B放大器的意思)還是另有class-B current DAC 的架構意思?
1 v: ?* k- C) z. K8 b# X& p. v- x; U$ _
2. 據我所知,一般使用 Redundancy with <2 radix 的技術是放在SAR ADC 使用,目的是為了校正SARADC 內部 DAC 靜態錯誤,與一些容忍範圍的轉換錯誤. 但如何使用再純 current DAC ?
7 U" j1 e4 f* s& a0 @& c6 }' W P- k" p O+ ~3 \& x9 v- r
3.如附件上,paper上 Intel 有畫出DAC 的 Simplified schematic, 其中他所是用的 current cell 的大小為 4 , 7 , 13 ....... 1479 2947 的排列組合. 研究了一個禮拜還是不懂 如何使用 Redundancy with <2 radix 這些 組合,上來求助大神
" A0 [' P1 E0 {1 x( _& ~/ R$ s0 g, R# S( @5 n& ~
4.如附件上, 一開始他使用 12 bit 的資料輸出 經過 DECODER 分為 兩入 11 bit 資料 到這我還能理解, 精彩的地方來了!!!經過 buff 之後送到 current DAC cell 時 又變成了12 bit , 注意一看 DP0~DP11 ......
! v3 U2 g) {) q" d9 e3 @$ {
' c5 G$ k9 o7 u/ H/ P小弟我才疏學淺,麻煩各位大神多多指點
v% k- Q2 ^5 Y; k; \& W. W9 J
+ ] M' u& q! @8 L. z$ R感謝 感謝
: s) Y5 H- |- Y7 v
0 Z& D2 l5 S( b6 a3 t; o3 U- pAllen.
7 l7 }" s3 w) h, o* e: h5 F4 b. @0 t
7 B- Q& M& k; D+ A- C! C; P* H2 p
: I6 | Z% O ]8 F* }1 ^& R i. w ~! E% j z: k5 A+ y+ F
|
本帖子中包含更多資源
您需要 登錄 才可以下載或查看,沒有帳號?申請會員
x
|