Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 11499|回復: 7
打印 上一主題 下一主題

[問題求助] 请教几道analog面试题

  [複製鏈接]
跳轉到指定樓層
1#
發表於 2009-9-23 10:00:25 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
都是些纯技术的问题,关于op-amp的。
! |! r& w1 \7 H" L9 d1 G
$ X2 b- W& @4 B; j1 d1. 比较三种结构:a. 2-stage op-amp (active load, class-A output stage); b.
/ |' E1 J2 c2 ?# M' Z3 C1 U% Y5 ktelescopic op-amp; 3. folded-cascode op-amp。3者各有什么优缺点。
8 ?& ^) {5 D% J1 u; I6 E1 ^1 m7 @4 j" q5 V; ?# K3 ~3 u( y
2. 设计普通的2-stage op-amp,是第一级还是第二级的gain比较的大?为什么?& _& N, L( s5 o, ~- P  t9 p

2 g% A& u# ^5 t% x) d3. 普通的2-stage op-amp,如果没有任何freq compensation,那么那个是dominant
5 i" R5 h: W- H& W& [0 Wpole?哪个是secondary pole。请解释为什么会是这样(就是说,你要是说第一级输出
9 q3 ~' @; H3 l5 r( d是dominant,那么好,解释一下为什么它是dominant;反之亦然。)1 L5 ^! F) ]9 j7 i: d& Y

- a$ b4 d% F$ B4 a9 s6 C0 s! P4. Miller compensation一般是怎么work的?通过Miller compensation,原先的
  B2 g9 M5 g; \1 b+ `1 U9 sdominant pole现在怎么样?secondary pole现在怎么样?为什么会出现这样的情况(+ p- X+ z% d7 B) O2 ^
我们都知道Miller是pole splitting,让低频的pole更低,让高频率的更高。你要回答
4 U& n' q1 g- I( M5 r3 S2 }' B的是为什么会这样?不是单单从公式的角度)?* F7 O, K& W: D% t7 s7 c0 N6 d
3 f* L8 [9 z- {3 Y
5. Noise,对于一个input pair来说,是PMOS or NMOS 的noise更好,请解释主要是什2 w8 z+ l' a' c# z7 I% {, D
么东西引起的。如果降低noise,gm需要减少还是增加?
) g  I3 M% U  e& o' M  C  b' `% }
4 c! n$ g7 x6 `/ `$ b6. offset,对于一个普通的2-stage op-amp,有哪些offset (input diff pair,7 E' C( q* v  j% t- e
output of the 1st stage, etc),在这些offset中,哪些是有major影响的,它们各自
  h. c! H5 z: {的影响分别是什么?0 D8 L6 v- h( F
1 s2 F, J; [& G
期待牛人的详细解答。。。
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂21 踩 分享分享
2#
發表於 2009-9-23 13:06:04 | 只看該作者
1.請看Razavi的書 P.314
0 _* V8 V# Z) [* R% c: e/ y$ G
/ h+ m) n- P, P$ x- e8 L- y2.通常是第一級,這樣input-referred noise 較低。" Z1 m+ g+ [; w& {8 l' \, `- W9 Q
7 I% S1 S! ]$ p# @6 U
5.PMOS可壓低 flicker noise,但是60nm以下差別越來越小。gm當然是大好,理由同2。
7 t6 c  w7 @. {) ]( W  }: T7 v* n5 p0 d. ~4 U1 ^+ c; w4 Y) H" N, t
其他忘了,請各位高手解答!
3#
發表於 2009-9-23 13:31:01 | 只看該作者
offset主要區分成二種' Q* @# T) Q; R. g8 q! X9 y
一種是Vt的offset,另外一種則是current mirror or current source offset& e7 P4 V1 g& v6 p
Vt的offset主要的影響來源來自第一級的differential input stage,這個offset主要來自製程廠的因素所造成,這個offset絕大部份的評估是以製程廠所提供的技術來決定這個Vt的offset值為多大,一般而言,面積愈大,Vt的offset會愈小,PMOS的Vt offset比NMOS的Vt offset要來的大,若要消除這個offset,可以從input stage size著手改善,或者可以從layout手法與對稱的方式來改善
  n$ x4 y! b0 V% z/ U; V第二種current mirror or current source offset大都是講第二級的部份,形成的原因乃是因為current mirror並非理想而造成的offset& ?- b1 S6 X2 l2 _) S8 v7 H
這兩種offset以Vt的offset影響較嚴重,也較難解,因為area會直接決定Vt offset,而current mirror or current source offset的等級跟Vt offset比較起來小很多,一般來說都是先考慮Vt的offset,若有其他餘力或者area,再來解current mirror or current source offset
4#
發表於 2009-9-23 18:31:18 | 只看該作者
小弟也來提供點淺見:
5 J; o5 m+ \* }0 _( G
/ L1 t6 T* H7 ^, v3 o/ y  r第三個問題 :
; x% D: i2 z4 \/ x0 m6 B" b      two stage OP在沒頻率補償的情況下,dominant pole應該是落在- `* `8 f1 k3 Y; l
       輸出端,而secondary pole是落在第一及輸出端,因第一級的OP較大* L0 x/ h# |# o0 S. ]: w  N
       C應該是current mirror 的active load裡的mirror pole,但此
5 l; O- B0 M/ v, O, ]       點看到的R卻比較小,約為1/gm, 而第一級輸出阻抗可以提供大的R但卻
: L# Z5 R! n9 p8 D: b       僅MOS的寄生電容來提供極點的C,所以第一級都是大R配小C,或小R配大C7 c9 ?  @) h# W( i6 K) X
      而輸出點通常看到的loading C會比較大,且第二級也可提供夠大的輸出
. v: ]* H9 J. Y3 |       阻抗,所以在沒頻率補償的情況下,主極點會落在輸出點,次級點,落在第一( q0 i) ]0 i5 ]! F) P! G! J
       的輸出點
5#
發表於 2009-9-23 19:28:15 | 只看該作者
請問樓上的前輩 " g4 {3 P' H% b9 Y, ?
何謂mirror pole呀?!  是current mirror造成的是吧!?
4 R4 }2 K+ Y- E& Z5 U" l' o' f而這裡我記得會有所謂frequency doublet現象是吧?!     & k  [+ N, A+ `( X9 _# l% X8 M9 M
第一級是大R(應該是指Rds並聯吧?!)配小C ,9 W; P  F& D0 f( v9 [# `* n
小R配大C 是怎麼來的呀?!
* z* J# J2 B8 y6 R' t謝謝大家的回答^^
6#
發表於 2009-9-24 18:40:32 | 只看該作者
第一級diode connection 那顆MOS上的寄生C較大$ l7 b0 W3 ~8 N% {! S) d+ C: M
但此極點看到的R為diode connnection的MOS所貢獻8 x. ]; U& N$ ]+ x) {+ ]) U, _
約為1/gm比第一級輸出阻抗小,所以第一級中的pole在
% X* ^. d# i) d. L無頻率補償的條件下,極點落在較高頻率形成非主極點
7#
發表於 2009-9-30 13:13:39 | 只看該作者

第三题的一些看法!

两级运放的主极点应该在第一级的输出端,次极点应该在输出端!7 B- T- }2 o9 i2 @
   一般的两级运放的第一级主要实现增益放大,第二级主要实现输出较大的幅度和一定的增益,对于具有较高的增益的第一级来说,输出的阻抗是十分的大的,并且输出点的电容就是第一级的输入电容以及本级的电容的加和,该电容也是十分的大的,由此导致该输出级的极点时十分的小;对于第二级的输出电阻,由于该级的重要的目标是在一定的增益的基础上,获得极大的输出摆幅,因此输出电阻相对来说较第一级较小,第二级的负载电容也是较大的,由此导致输出的极点也是十分的小的。
% `4 g# {/ x0 u0 N, F- S; w% r   一般来说第一级的极点相对来说要比第二级的极点较小!8 P- l! g1 x  }  P# g, T6 J( {

2 p: k2 ]6 Y$ V8 Z/ R( T! Y   请多多指教!
8#
發表於 2009-9-30 13:29:32 | 只看該作者
第三题解释清楚R,C的相对大小即可,就能看出你对电路的理解程度了!
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-6-7 12:11 AM , Processed in 0.134017 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表