|
大家好:2 h; _+ D9 V' U2 s/ }' t* z
+ U2 N- L; r5 x2 |# K( w) a3 Q% ], \
小弟的專題需要用到FPGA來實現
& C+ z0 K4 G1 U) a- b) W- b" R0 {7 i, t
依據我們目前的設計 clk工作頻率希望可以有400MHZ以上
5 l% Q. T" D7 j6 d! ~" \8 B) L# \4 v: E) ]
而且我們的input data rate為2.5Gbs 然後要用1 to 8 (or higher) serial to parallel converter將其轉成parallel處理
! v, N4 Y$ e0 @* ]* {% |
, @! E" J, _5 {/ S0 w/ S0 x* z 不知Xilinx or Altera 高階 FPGA 有無相關的develop kit 可以支援到這麼高速的IO嗎? (預算問題不考慮)
; S1 F' z5 B3 X# c & }7 p3 T! |: ]
且其內建的PLL可否支援2.5Ghz的external clk input(我們需要用來產生一個300多MHZ的clk供內部使用) / g( W& W; W+ i" v- e) x# r8 l/ q2 M
0 ~3 c# m$ ]. p- u9 {1 H7 ^
如果不行的話 是否要自行買IC(副板?) 來製作 高速serial to parallel converter? 及 PLL 有板友有相關經驗嗎?
8 n, A4 p# _' i( H# c. b7 P! {8 L
( J3 |3 T2 U/ H! S! B8 ]6 f" C9 q
抱歉因為之前沒接觸過FPGA 問題可能有點多 還請各位板友多幫忙了 謝謝! |
|