Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 4459|回復: 8
打印 上一主題 下一主題

[問題求助] current steering DAC

[複製鏈接]
跳轉到指定樓層
1#
發表於 2008-12-25 17:40:39 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
想請教有關current steering dac的問題
( w/ `% o5 h+ C; m' W電路中有用到current cell
9 F& i9 @( W; S! v4 G! z% Pi流到開關兩邊選一路流,分別為iout 與 _iout9 C* {8 j& b' |- a& _% j% x" d
& o' z8 [0 ?4 D, j2 X0 _- H
iout為最後的電流總和接到外部去用外阻等效為 75//75 =37.5+ X. y  u; P, V3 _9 b/ g" b+ o: a6 v
! s8 p% E+ L' e( N- o
那麼我想請問的是 _iout內部一定要匹配嗎, `- r# v9 _# [: h" n% ]0 H( b
是否一定要在內部或外部掛上一個等效為 37.5的電阻
7 F0 j$ t% J) J能否省掉此電阻直接將開關接地6 N- x$ Z, Q, b! \5 J
這樣會有什麼問題發生呢0 `; g9 ^( S: t" c2 K: T6 @- L
- b3 z" }* T/ V# h' N# H
請各位回答一下/ r* Q- N9 C. U/ v3 H# ^" d
謝謝
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2008-12-29 22:05:55 | 只看該作者
你好 我最近也在看关于电流舵的DAC  想做个14位的 有些问题不是很明白 可以和你交流下吗
8 u5 N! K* C% z+ X+ W: a. b我的邮箱:gzxian@qq.com
3#
發表於 2008-12-31 00:30:58 | 只看該作者
原帖由 skyblue 於 2008-12-25 05:40 PM 發表
) F* u) J, J0 I4 I( C" V! g想請教有關current steering dac的問題) ?# \4 P" _8 @$ \& p5 x
電路中有用到current cell
4 }- T# v" y4 M' D* Hi流到開關兩邊選一路流,分別為iout 與 _iout
3 v: Z: |) ]9 K0 x2 z# q' W: E7 A
* C& @7 ~) ]5 i' Niout為最後的電流總和接到外部去用外阻等效為 75//75 =37.5
  `7 Q: o  F4 ]" B2 P
& w' d# I5 N' O% S  W5 a/ O: A4 ^那麼我想請問的是 _iout內部一定要 ...

7 O# e# @' @0 _* a0 n: Q
, ?7 b5 h8 e- T8 e9 H* e  y$ w( F
, }! A, F4 l$ K* S+ g_iout不行直接透過switch接到地
$ u6 |$ ~) Y) C6 Giout和_iout一定要有一個電阻,而這個電阻可以是在chip內部或者只有外部電阻皆可% R- ?# w$ a- q4 U
另外,如果你只有設計單邊,那對noise的抗雜訊能力會不好,建議你是differential output會比較OK,雖然會多一個電阻,但performance會有更好的提昇
4#
發表於 2008-12-31 13:19:51 | 只看該作者
是的 如Finster大說的 兩邊最好是要對稱 不然一邊有掛電阻 一邊沒有掛電阻% |5 g* Z- T( K
這樣對類比電路來講比較不好 電路對稱的話 一些noise或是非理想效應可以藉由差動對來消除共模的部分
5#
發表於 2009-1-8 12:10:04 | 只看該作者
請教一下版大,所謂非對稱造成的 NOISE 是指什麼型態的 NOISE 呢
6#
發表於 2009-1-8 14:13:24 | 只看該作者
回答樓上的,MOS管的熱noise,flick noise,以及switch控制clk的noise 耦合, q" C& n9 `  _3 s
current steering dac本身就是差分輸出,外接res以減小共模noise之干擾
7#
發表於 2009-1-8 18:01:14 | 只看該作者
請問一下 L 大 這種 Noise 在模擬上看的出來嗎?0 I+ h/ c- @( r# D5 d; I
因為我有掛 dummy 電阻 和 沒有掛模擬上似乎看不出差異' |/ r! ?; G* e: r1 y" d
此外,想請教輸出之電阻是掛在 PAD 之外的
+ T$ }# \% {# {6 L6 m9 M$ b而為了不拉出額外的 PIN 腳,因此會將 dummy 電阻 做在 ic 內部8 T7 E$ G9 [2 D+ x+ y
那麼勢必會有很嚴重的 mismatch9 K7 \- T2 I1 O: i+ [' W! ~
這樣加與不加的差別大嗎?% D/ I" Q# I3 V  k4 L( W( w% X2 G
煩請 版大 與 L大 解感,謝謝
8#
發表於 2009-1-8 19:19:58 | 只看該作者
那個外掛的電阻不是dummy電阻,dac輸入全0時,差分輸出分別為0和i*r;全1輸入,輸出為i*r和0. h; h/ W4 O8 ]* S
一般都會在pad上外掛電阻方便調節輸出電壓大小,如果都做在内部要注意match和預留metal option
" J0 i4 x6 Q0 F6 n開關諧波與noise耦合可以在FFT結果觀察,mos的noise需要做noise分析來看
9#
發表於 2009-1-9 16:09:29 | 只看該作者
我觉得这个作为load的电阻没有必要做在片内吧。& B) V4 x1 G4 ]" Y0 f8 o* e3 i
电流舵结构可以调节输出电流大小,比如在1mA—2mA范围内,而电流—电压的转换是用这个负载电阻来完成的。/ g5 `2 X" P& a' @
输出电压需要多大,这要看DAC芯片的应用要求。) W& q" k  G3 n; G6 P7 R+ G
这个电阻做在片内,一则不好调节大小,二则可能process的偏差会使match变差。
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-6-26 02:20 PM , Processed in 0.133017 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表