Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 4458|回復: 8
打印 上一主題 下一主題

[問題求助] current steering DAC

[複製鏈接]
跳轉到指定樓層
1#
發表於 2008-12-25 17:40:39 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
想請教有關current steering dac的問題8 e/ n( ~, {# N+ I: C
電路中有用到current cell/ t) W- Y' ?- r/ p/ @$ V" H: U
i流到開關兩邊選一路流,分別為iout 與 _iout9 d* N% z" _* B
* f/ _+ e4 q; u8 f- z+ H
iout為最後的電流總和接到外部去用外阻等效為 75//75 =37.5
: w0 k: c9 O. q" |
% O# M) Y# |. G3 S7 W% W* W6 G5 F那麼我想請問的是 _iout內部一定要匹配嗎
' X1 _6 l  `6 Y/ _  B4 {  o是否一定要在內部或外部掛上一個等效為 37.5的電阻
0 J! z) @+ x% m2 j' x- f能否省掉此電阻直接將開關接地
  M& G+ v7 k+ I  \2 s  t( f- N: A) `這樣會有什麼問題發生呢
8 Q6 c" h. o6 T+ ]0 t$ ?8 p
4 u8 A1 o9 a! k% w- a  U請各位回答一下4 U4 M. m7 g/ Z' _- P
謝謝
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2008-12-29 22:05:55 | 只看該作者
你好 我最近也在看关于电流舵的DAC  想做个14位的 有些问题不是很明白 可以和你交流下吗 2 k+ I: V# j3 a8 N1 M
我的邮箱:gzxian@qq.com
3#
發表於 2008-12-31 00:30:58 | 只看該作者
原帖由 skyblue 於 2008-12-25 05:40 PM 發表
- u6 t) G& g: M, J8 O* T想請教有關current steering dac的問題4 f3 r( D3 S- s! P: U1 w
電路中有用到current cell# @" X' }/ r" V+ U0 M
i流到開關兩邊選一路流,分別為iout 與 _iout
2 {0 y6 h. D" q3 l7 V6 a2 E) |
! y- @0 |: i3 y# h+ x. @iout為最後的電流總和接到外部去用外阻等效為 75//75 =37.5
3 {6 n4 v* s3 W
4 u; C& J! |8 ^2 t7 y那麼我想請問的是 _iout內部一定要 ...
' F" H( t* W. f) z% `4 h

# ?5 W! J  s4 d; z1 G( Y# |: @1 L1 G* P7 y+ s4 l, ]
_iout不行直接透過switch接到地# Z! L: O2 U9 k  B0 Z# J
iout和_iout一定要有一個電阻,而這個電阻可以是在chip內部或者只有外部電阻皆可9 F, R$ l9 E2 v7 q1 N
另外,如果你只有設計單邊,那對noise的抗雜訊能力會不好,建議你是differential output會比較OK,雖然會多一個電阻,但performance會有更好的提昇
4#
發表於 2008-12-31 13:19:51 | 只看該作者
是的 如Finster大說的 兩邊最好是要對稱 不然一邊有掛電阻 一邊沒有掛電阻" y- [  n* _4 Y+ k4 P* c; H$ n- `
這樣對類比電路來講比較不好 電路對稱的話 一些noise或是非理想效應可以藉由差動對來消除共模的部分
5#
發表於 2009-1-8 12:10:04 | 只看該作者
請教一下版大,所謂非對稱造成的 NOISE 是指什麼型態的 NOISE 呢
6#
發表於 2009-1-8 14:13:24 | 只看該作者
回答樓上的,MOS管的熱noise,flick noise,以及switch控制clk的noise 耦合) c3 {% |: W3 ]. f6 U' m, R
current steering dac本身就是差分輸出,外接res以減小共模noise之干擾
7#
發表於 2009-1-8 18:01:14 | 只看該作者
請問一下 L 大 這種 Noise 在模擬上看的出來嗎?
5 U; C9 m( S1 f+ Y2 ^因為我有掛 dummy 電阻 和 沒有掛模擬上似乎看不出差異' r8 @4 Y; g! O* ~) [6 B7 F2 N0 ^
此外,想請教輸出之電阻是掛在 PAD 之外的# X# r, T0 {% O7 Z) |
而為了不拉出額外的 PIN 腳,因此會將 dummy 電阻 做在 ic 內部) k" p, L. i3 a7 ~  M
那麼勢必會有很嚴重的 mismatch/ Q0 e+ x' X+ j
這樣加與不加的差別大嗎?7 h# ^8 d1 X" n4 [; ^% D; H8 s6 ?
煩請 版大 與 L大 解感,謝謝
8#
發表於 2009-1-8 19:19:58 | 只看該作者
那個外掛的電阻不是dummy電阻,dac輸入全0時,差分輸出分別為0和i*r;全1輸入,輸出為i*r和0
4 j3 i" d4 {# T# F/ Q+ z3 i) K一般都會在pad上外掛電阻方便調節輸出電壓大小,如果都做在内部要注意match和預留metal option, t3 l. @) N& F
開關諧波與noise耦合可以在FFT結果觀察,mos的noise需要做noise分析來看
9#
發表於 2009-1-9 16:09:29 | 只看該作者
我觉得这个作为load的电阻没有必要做在片内吧。; P' i7 ~  P  {, {* R* m7 R
电流舵结构可以调节输出电流大小,比如在1mA—2mA范围内,而电流—电压的转换是用这个负载电阻来完成的。5 R* B  J0 [2 l% n- ^* {
输出电压需要多大,这要看DAC芯片的应用要求。3 P  V. k0 I* j9 W8 x, R; d/ v
这个电阻做在片内,一则不好调节大小,二则可能process的偏差会使match变差。
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-6-26 02:17 PM , Processed in 0.135017 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表