Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 4460|回復: 8
打印 上一主題 下一主題

[問題求助] current steering DAC

[複製鏈接]
跳轉到指定樓層
1#
發表於 2008-12-25 17:40:39 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
想請教有關current steering dac的問題& Z" I& T, l9 I& S0 C2 b
電路中有用到current cell% T* N+ g' i; F" `. q
i流到開關兩邊選一路流,分別為iout 與 _iout
/ V0 V" d) m4 [
, q, e' l& u6 \3 \) S% i" [9 Ciout為最後的電流總和接到外部去用外阻等效為 75//75 =37.5% {7 I3 M8 j) X4 s, x
9 k0 u5 r: P9 P, V) ~0 j* l
那麼我想請問的是 _iout內部一定要匹配嗎
7 _' R, k" f: {8 z8 j) q是否一定要在內部或外部掛上一個等效為 37.5的電阻
# {. F+ P% I( M: G, ^, h8 ^+ s能否省掉此電阻直接將開關接地( A$ }2 u7 q6 v, j$ {6 c, M. \. o: D
這樣會有什麼問題發生呢
  N% F' @* F' `' h- Q) T/ h  }) f
9 |) d3 m1 x/ t+ o, f6 H, S' Q; A請各位回答一下$ d4 |: \' n* s: y# U
謝謝
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2008-12-29 22:05:55 | 只看該作者
你好 我最近也在看关于电流舵的DAC  想做个14位的 有些问题不是很明白 可以和你交流下吗
4 V0 v" Z( c* v/ }我的邮箱:gzxian@qq.com
3#
發表於 2008-12-31 00:30:58 | 只看該作者
原帖由 skyblue 於 2008-12-25 05:40 PM 發表
6 b2 R- G) ]( F  N7 K0 I& D& g想請教有關current steering dac的問題! D: g0 D( [$ V! X3 o& S0 s
電路中有用到current cell& b& F% s! A0 O) e1 ]
i流到開關兩邊選一路流,分別為iout 與 _iout# R" d  Q) Y$ C, ^

- A, [! m7 B( I7 W) h  giout為最後的電流總和接到外部去用外阻等效為 75//75 =37.52 u4 B; p! u0 g" m. H9 g
* U! x( H4 g, [; v
那麼我想請問的是 _iout內部一定要 ...

# r, ?2 h+ r* n4 z/ R" e! S% L- \/ M. R, L2 H9 ^

; D6 J4 [6 o: p: z_iout不行直接透過switch接到地" g: W8 [  X' g$ b+ m
iout和_iout一定要有一個電阻,而這個電阻可以是在chip內部或者只有外部電阻皆可& o- J6 p2 M8 t) r6 q
另外,如果你只有設計單邊,那對noise的抗雜訊能力會不好,建議你是differential output會比較OK,雖然會多一個電阻,但performance會有更好的提昇
4#
發表於 2008-12-31 13:19:51 | 只看該作者
是的 如Finster大說的 兩邊最好是要對稱 不然一邊有掛電阻 一邊沒有掛電阻7 |$ s: @' q% S1 k8 A- b- a0 l
這樣對類比電路來講比較不好 電路對稱的話 一些noise或是非理想效應可以藉由差動對來消除共模的部分
5#
發表於 2009-1-8 12:10:04 | 只看該作者
請教一下版大,所謂非對稱造成的 NOISE 是指什麼型態的 NOISE 呢
6#
發表於 2009-1-8 14:13:24 | 只看該作者
回答樓上的,MOS管的熱noise,flick noise,以及switch控制clk的noise 耦合3 d8 m5 m% `  p! R
current steering dac本身就是差分輸出,外接res以減小共模noise之干擾
7#
發表於 2009-1-8 18:01:14 | 只看該作者
請問一下 L 大 這種 Noise 在模擬上看的出來嗎?) m. Z# @4 r( [2 S' w# Y8 V" l! e
因為我有掛 dummy 電阻 和 沒有掛模擬上似乎看不出差異, h8 m" U! o' M- n  c5 ]
此外,想請教輸出之電阻是掛在 PAD 之外的/ W5 ]# Q8 a. r. I1 H' [2 J
而為了不拉出額外的 PIN 腳,因此會將 dummy 電阻 做在 ic 內部
* q, \8 u  V- t那麼勢必會有很嚴重的 mismatch  H- I+ W* K3 [  a
這樣加與不加的差別大嗎?
6 s, h9 B# R- k煩請 版大 與 L大 解感,謝謝
8#
發表於 2009-1-8 19:19:58 | 只看該作者
那個外掛的電阻不是dummy電阻,dac輸入全0時,差分輸出分別為0和i*r;全1輸入,輸出為i*r和0
+ V- D! @2 O: g/ D一般都會在pad上外掛電阻方便調節輸出電壓大小,如果都做在内部要注意match和預留metal option, O5 _! i$ j. t1 c( x
開關諧波與noise耦合可以在FFT結果觀察,mos的noise需要做noise分析來看
9#
發表於 2009-1-9 16:09:29 | 只看該作者
我觉得这个作为load的电阻没有必要做在片内吧。
& n" c% Z( t( u( g, h& E) v电流舵结构可以调节输出电流大小,比如在1mA—2mA范围内,而电流—电压的转换是用这个负载电阻来完成的。# I! s; V% [% c9 _+ h
输出电压需要多大,这要看DAC芯片的应用要求。
% h5 T2 ~  i3 T& l这个电阻做在片内,一则不好调节大小,二则可能process的偏差会使match变差。
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-6-26 02:22 PM , Processed in 0.133017 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表