|
原帖由 st80069 於 2008-5-22 09:46 AM 發表
% ~2 R- ?9 t/ {0 `3 P, j咦?" b& C8 o1 w8 B6 q2 X' v
話說剛剛才發現,小弟忘了把同學的帳號登出而po文......2 Q2 n ?2 S& P( \0 S: W
(昏頭)1 Z4 z; J: u+ G, X
抱歉抱歉....
4 r$ G" a' Y$ f" V. S1 o' V' qfinster大大說的....是指沒有MD和MC時的設計嗎??* ?* M$ [( j% D Y+ ^6 q, P$ K
恩...那應該是我的寬長比設計的問題了...% {' F0 y* N. `2 q( k9 t3 b
我重新再重推做一次... % K {. L9 \' l) W5 s$ U9 [5 S
/ P1 g5 k, \+ S% }" Q
7 `; d s8 E; j3 Y' H+ N3 a% H+ y: U! x. I
不了解你指的MD和MC的縮寫意思
3 a/ i7 I0 c7 K8 q1 f我個人在設計fold-cascode時,其實會先設計bias電路,因為bias電路會間接(有時候是直接)決定fold-cascode的performance
% h/ E2 Q; m, L7 G* i+ o' j因為,我以前曾遇過當我發覺到我的OP的gain己經調不上去時,我以為己經到極限了,後來在檢查我op電路各點電壓時,才驚覺原來是因為我的bias電路而限制住我op的gain,難怪我的op的gain一直上不去$ U% b! O- r& e5 B: \
自此之後,我才學到原來bias電路對op而言,也是一個很重要的設計重點,而這個bias電路,卻是很少人有花心思去看的 |
|