Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 8411|回復: 7
打印 上一主題 下一主題

[問題求助] 畫schematic應該用已建好的symbol組成,還是電路完全用schematic畫較好?

[複製鏈接]
跳轉到指定樓層
1#
發表於 2007-10-28 23:50:38 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
小妹目前使用composer畫schematic,而目前是畫8bit全加器,同時發現到在畫schematic過程中 可以直接加入 事先建好的1bit全加器的symbol,就利用symbol快速的畫完8bit全加器,於是開啟這schematic來看電路圖時 所看的到只有8個全加器的symbol所組成。不須要特地畫1bit全加器的schematic ,然後再複制7個 ,最後將8個連線 接一接!/ W3 R& j) ]1 I% W2 G: e
-------------------------------------------------------------
; R( s$ q3 F5 D4 q1 n' p) P而小妹畫schematic時 ,直接叫出8個全加器的symbol相接,結果跑spice時 輸出訊號的波形很亂,所以 以symbol組成的schematic畫法在認知上 那裡有錯 並不是很清楚?
/ c2 ^  w3 s* \6 K% }6 U) n9 B3 e2 Q4 Z3 g* R" W7 x
現在小妹主要想問業界的designer交給佈局者的schematic電路圖 ,是否都是完全用schematic組成的?或是都用symbol組成?4 n& R; G" ~6 f$ ?7 Q/ I
如果交給你的電路圖 裡面全是symbol,則佈局者不就得自行另外 畫成schematic的電路圖?5 }& W3 u) Q7 b! G  W3 X8 Z. z6 U" z
關於這點 畫schematic 習慣由symbol來組成 還是由schematic來組成  ,請問是看designer個人習慣嗎?- r$ Q: u6 o2 y+ r6 P% L) C
) t: U. U8 }, u
麻煩大大若有空時 能提供經驗 概況 讓所有初學者能了解 謝謝唷^^- t7 _2 n7 f5 k* F: j3 ]1 Z$ o
畫schematic有2種畫法,一個叫出symbol來畫、一個直接畫schematic (但電路看起來很大)7 M+ ~  p" h, O% J! s( N

) H( U+ ?% a9 W* D0 m! {% x2 ^% f[ 本帖最後由 君婷 於 2007-10-28 11:51 PM 編輯 ]
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2007-10-29 09:17:33 | 只看該作者
2樣都給.
0 O$ a" h+ ~5 Z3 n, S7 s( D最Top level 給 Symbol ; x, v( O8 l" I  h, v) F/ f
但每個symbol內的電路也要給 layout 工程師
3#
 樓主| 發表於 2007-10-29 11:22:15 | 只看該作者
謝謝shag 大大的回答^^
, E  d9 U# R3 h5 \3 F8 r' I5 Y同時似乎又說明了designer給layout 工程師schematic時 還有指定那一層要畫什麼電路嗎?! L4 Y, H0 o- B
所以會給每一層要你佈局的schematic 而最 TOP Level 只給symbol 另外 所有symbol都也給其schematic 是吧!2 f" |/ E) r- \2 r
- {$ ^$ \6 |( k% r& w
如有錯誤 麻煩請糾正 謝謝唷^^0 d9 A, i! I; z  p% K3 L
designer交給layout工程師電路時可能還會指定那層要畫什麼電路,於是給你該層的schematic
4#
發表於 2007-10-31 20:43:51 | 只看該作者

回復 3# 的帖子

一般schematic與layout 之cell作對應,所以layout會依照circuit中的schematic name作layout cell name。
5#
發表於 2007-10-31 22:16:39 | 只看該作者
最好是用hierarchy的方式, 有現成的symbol就用symbol, 一般會把nand, nor, not, xnor gates...等等做成standard cells, 劃schematics時就可以呼叫那些symbol了.
' X4 P. M1 h- ]. y6 ]0 w+ K: ~9 q3 k2 c2 y2 i
這樣的做法會使得電路看起來簡化很多, layout designer 在看圖也較不會吃力.
6 O% Z$ p* H/ k# X- o7 o- c$ k, H! K3 L' G7 O
至於這樣的做法是不會影響妳的simulation.
6#
發表於 2007-11-6 15:31:12 | 只看該作者
我想前面的大大都已經說明得很清楚了
7 w9 u, g( ?  o+ R& B一般來說到top 都會用symbol了
9 O3 _4 [- S2 _4 }5 ~& \不然會畫到瘋,XD
) ~& W8 E* u) ~7 b; Q4 d# b( W( J; F8 \' }! R% y
至於您所提到的波形很亂不知道是什麼意思
0 S$ d, R, ^8 x- i1 i您有利用別套軟體來看波形嗎?6 s6 t* A4 v; a
因為加法器算是蠻多bit數了~
' C2 G1 o! e' w: y* z9 p7 G1 N用那種可以把x和y變成bus來看的軟體很方便許多(nWave)
6 J( S7 O8 m/ e8 a% H% p2 n8 `: e0 x% e1 y
我猜您所說很亂的意思不知是不是狀態有些地方不正確8 `5 n/ O  y/ Z) t$ D# X
如果是的話,應該是glitch(假性switching)所造成的, b' Y( G6 w+ v6 r7 a
這只要將mos的size 調過之後就會減少這些現象了
3 O; t( f1 e* P' d一般來說學長姊都會叫後輩用1:2或是1:3 (nmos:pmos 的width)
6 z  ^! h2 M; f4 N# y不過實際跑過之後會發現大概是1:2.x 要看製程,小弟只有摸到點18而已~"~/ X9 j1 C" e6 |* a7 L# g
試著將size最佳化看看吧* l0 k" r; J. z& }( o0 o
不過我記得假設是傳專題的話,應該是不用最佳化
, Q  N8 |* X  L* N, b  B8 h/ K因為只是要驗證所提出的架構,比標準式的好而已~(類似)2 h" k; G- D% t! j" D
2 J$ o0 t+ [: ]( u5 B7 Z7 T
以上參考看看
7#
 樓主| 發表於 2007-11-6 19:48:06 | 只看該作者
樓上的大大謝謝你的建議!$ Y- U7 Q5 I- A' _8 G+ x/ h
小妹我使用的是cadence tools工作站 ,而小妹畫8bit全加器 乃叫1bit的symbol出來畫的,而跑pri-sim時波形很亂 ,應該是電路也許有接錯! 我不知用symbol組成的schematic是否與 整個電路真的就畫很大的8個位元的全加器組成 是否方法有不同?那裡有需要注意?! V2 F) \: ]8 E" ^. _
因為後來小妹自已是畫了1bit的schematic ,然後再複制7個 自已慢慢的接成8bit ,然後跑pri-sim波形就正確沒問題!/ W: n7 l( A8 z) l
倒是想請教您^^  用symbol來組成 與用schematic組成的 電路圖畫法上有需要注意的地方及差異嗎^^  我是用composer畫的!   謝謝^^
* l( v4 _; ?9 ^2 d) V+ Q另外我用tanner tools中的S-EDIT  畫schematic時 其中都叫symbol來組成,其實跑pri-sim都沒問題呢^^
- y/ U# f2 i: t" b% r' L0 ~不知是不是virtuoso叫出symbol來組成 ,在畫法上有要注意的地方呢?   =  =: G( D+ J+ g; ^2 o1 I4 ^

2 p1 U7 V$ R* L6 l; l[ 本帖最後由 君婷 於 2007-11-6 07:51 PM 編輯 ]
8#
發表於 2007-11-6 21:45:10 | 只看該作者

回复

好像没差吧?symbol得连线也是一样连的啊,不过有可能你symbol的电源和地线没连好。
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-6-4 10:35 AM , Processed in 0.112515 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表