Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 9472|回復: 5
打印 上一主題 下一主題

[問題求助] 請問一下DAC裡面OP問題?

  [複製鏈接]
跳轉到指定樓層
1#
發表於 2011-7-28 12:13:10 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
本帖最後由 s7923023 於 2011-7-28 12:17 PM 編輯
1 P  p$ R. g6 g' A/ D- [* @0 [+ X4 f; y4 z6 ]
因為日前在學校學習R-2R DAC構造,因為DAC出來的階梯波是由電阻和電流分壓出來的,那為何需要後面那顆OP呢?, v5 D( ~# ~4 S3 W: W
- e) d: {+ [$ y: v
我使用HSPICE跑過模擬他輸出那端差別只有準位上升,看課本寫0000為0V,不過跑模擬時輸出端變成66mv (四位元5V)+ {* n$ t+ T2 C6 r5 u
% Y) t4 P) Z7 S8 Q
所以很納悶的未何要加上這顆OP呢?
( }) p3 a- m: c4 b) `) i
! Y- ^& ^7 P$ ^3 Z5 s4 a另外這顆OP他追求的是增益還是甚麼其他效益呢?

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂1 踩 分享分享
2#
發表於 2011-7-28 14:23:01 | 只看該作者
建議你如果對OP有所疑惑的話,你可以在不掛任何負載並且把OP拿掉看看.........
" p7 h' N3 b5 U7 M3 F/ l( E
. [7 i7 z* X& m/ h觀察一下你會有什麼樣的輸出結果...............+ c! j0 Q9 {* m( z9 i* g, A' ^! a

' Z, C7 `. s! G& D至於你目前模擬的現象看來是OP的充放電時間還不太夠........0 L% s+ {0 |( t$ k# b

+ n, Q) @$ p5 S) g& \' ^2 V你可以把資料轉換的速度再放慢個十倍來模擬看看~~~~並且觀察一下OP輸出settle的狀況.....
3#
 樓主| 發表於 2011-7-28 15:09:02 | 只看該作者
本帖最後由 s7923023 於 2011-7-28 03:15 PM 編輯 % Q7 J* {- A- I6 |. v; s- Y7 q' Y

. u' y" Z1 k# f  s回復 2# lchuang
3 G* r1 y  ^4 L$ N# x  o3 e' d
8 E$ V; e- D! D- U9 p. a- B
0 s: c. U2 F$ ^
, G: [7 K9 R8 ^! }+ ~) f: N* G$ J) b, D9 Q" B
把op和負載拿掉的波形# I6 x2 N0 H7 z2 K/ l

8 N( b1 b; ?+ A+ V; a4 W( P9 D& [* p5 s  C& U

  r# S  V+ v$ M- ^5 S9 O把負載拿掉後的波形
0 {% N( c( h  \: j; q) d- y/ t) x/ o( [9 \& S; ^
因為以前做電子實習時,沒注意到他0000的時候準位會不為零,(當時想說有波形就好一v一)% X7 i4 Z; R6 v/ z5 R4 i
結果用spice跑得時候,發現0000的時候還是會有電流流過,不過比較納悶的是op再這個dac裡面的功能是甚麼?
" D  l- H, h5 k( B6 l, M因為未掛上op時,和掛上op時只是差個準位而已!

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
4#
發表於 2011-7-28 15:48:42 | 只看該作者
簡單來說一下主動與被動元件~~~~~4 r7 E: H" p$ F/ Z
3 @# o9 t8 y" I' _$ j" m- R) ^
被動元件:如電阻、電容and電感.....etc,單就一個電阻迴路來說,你可以讓電阻比值設計出你所要的電壓," a# u3 ^$ F% T

1 T# J- B8 O: n& u6 U0 O但是問題就在於所謂的"負載效應"。PS:你可以去了解一下何謂負載效應~~~~~
7 a. A6 C% q  f6 j7 m& _3 d" D" Q& X0 e' V' r. B% @$ u
主動元件:簡單來說就是可藉由一個控制端(MOS的Gate or BJT的Base.....etc)來調整輸出電流~~~~& ^9 z4 d! R; j: g  X* M* @

+ Y" b7 n& q& L3 q1 j依照一個固定W/L的MOS的線性操作區間(ex.When G=1V,那麼Vds有所謂的電壓輸出區間)~~~~~8 z* Z2 x+ _, {/ q

+ O; j* X; q; S9 h- Q至於你所謂的OP其實就是一種放大電路,一般電壓in電流out的OP所俱備的特性你可以藉由一個$ Y. q4 D. i/ u  U+ `7 J
, Y7 J3 P7 r. Y4 o1 E
"理想電壓、電流源"觀念去推出OP輸入電阻越大越好,而OP輸出電阻也該越小越好~~~~~
7 H9 Y: Z4 J. N6 o2 Z7 i; `5 z9 Q4 Y. a4 V' F  k% g  X4 M
至於你加入OP後的模擬為何會出現0000不是零伏的現象,
4 u" x2 I+ C2 a7 g* i" e, D+ o- m8 Z% ]) ^* ~4 \7 n7 c' d# P
應該就是OP本身有一些MOS並沒有在飽和區操作所產生的現象," @- F* ^& n* x+ G7 d

' I8 R+ d( l; D' y! c( E只是不曉得你現在是否有開始學習積體電路設計相關知識,不然這些要解釋清楚真的很費工....^^"
5#
 樓主| 發表於 2011-7-28 16:43:06 | 只看該作者
回復 4# lchuang
% t7 z3 n' [# \& X- T4 R  b0 B: M3 a+ m9 @
謝謝>"<  
+ `# J- D' B& R9 j6 T/ S! ?: D6 w
, I  J% }& s! v7 {書讀的太少,學電路設計的真的要看很多書!!
6#
發表於 2011-8-5 17:45:21 | 只看該作者
請問~OPA的輸入是PMOS or NMOS  另外OPA是接成unity-gain buffer嗎  
- I( B, U# Q9 x0 v' t( V4 k5 j9 b負載是單純電容?  有去算過OPA能推出多少電流???  
' w" X0 r- q* ^1 U- o, A' dR-2R DAC輸出經過OPA位準有改變應該是OPA本身的systematic offset 影響通常不會很大吧~尤其是只有四bit
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-6-7 03:01 AM , Processed in 0.151519 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表