Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 4443|回復: 8
打印 上一主題 下一主題

[問題求助] current steering DAC

[複製鏈接]
跳轉到指定樓層
1#
發表於 2008-12-25 17:40:39 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
想請教有關current steering dac的問題1 y0 K& Z8 O( H0 k% p6 i$ s
電路中有用到current cell, z( ~8 o0 e) r& O! N/ o0 ^2 p
i流到開關兩邊選一路流,分別為iout 與 _iout
, s- K- U$ k4 u" N0 g% O8 R* n" e) `( m) `, A3 x; S
iout為最後的電流總和接到外部去用外阻等效為 75//75 =37.5
$ y6 q: N5 g, o$ u" t; o  W9 s/ t+ \( L3 J& T! w4 S1 S" l
那麼我想請問的是 _iout內部一定要匹配嗎
. d! r' u: C# p) }" D# E是否一定要在內部或外部掛上一個等效為 37.5的電阻
8 j/ y6 X) E" `( q# n) a' Y8 [2 i( W能否省掉此電阻直接將開關接地: l% w% u; B: y
這樣會有什麼問題發生呢" O8 L* H" U, A- ~

$ c8 F7 ]3 U% R( z$ U* N請各位回答一下# J# B. A& Q) Z0 F
謝謝
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2008-12-29 22:05:55 | 只看該作者
你好 我最近也在看关于电流舵的DAC  想做个14位的 有些问题不是很明白 可以和你交流下吗   |: H" j- v$ z7 ^8 O8 L# i
我的邮箱:gzxian@qq.com
3#
發表於 2008-12-31 00:30:58 | 只看該作者
原帖由 skyblue 於 2008-12-25 05:40 PM 發表
) [4 h/ G) _( \5 N6 ?想請教有關current steering dac的問題
' v1 q& _- N7 o6 e: h3 T電路中有用到current cell! M$ q  h" t3 E5 D  A7 x6 E
i流到開關兩邊選一路流,分別為iout 與 _iout8 I. u- B. d  L! x$ I3 @
, X4 Q" z3 k& M2 r  t) Y1 S+ ~
iout為最後的電流總和接到外部去用外阻等效為 75//75 =37.5: Y' ?/ w- B$ t& u" s+ Q# L& G

& x$ `; o3 p5 _6 i( Q那麼我想請問的是 _iout內部一定要 ...
) O0 F& J9 S0 B. a9 K! ~& x, L" z( z1 h

; F8 d; u! M# R5 B% R) h/ C, J9 T( y) g! b
_iout不行直接透過switch接到地
- B  i3 e/ a! a8 I  Riout和_iout一定要有一個電阻,而這個電阻可以是在chip內部或者只有外部電阻皆可3 |% Y, X* _: ~# O# o' c
另外,如果你只有設計單邊,那對noise的抗雜訊能力會不好,建議你是differential output會比較OK,雖然會多一個電阻,但performance會有更好的提昇
4#
發表於 2008-12-31 13:19:51 | 只看該作者
是的 如Finster大說的 兩邊最好是要對稱 不然一邊有掛電阻 一邊沒有掛電阻+ x; y, a8 _3 M# m( F
這樣對類比電路來講比較不好 電路對稱的話 一些noise或是非理想效應可以藉由差動對來消除共模的部分
5#
發表於 2009-1-8 12:10:04 | 只看該作者
請教一下版大,所謂非對稱造成的 NOISE 是指什麼型態的 NOISE 呢
6#
發表於 2009-1-8 14:13:24 | 只看該作者
回答樓上的,MOS管的熱noise,flick noise,以及switch控制clk的noise 耦合3 F6 v8 x' |* t& r) M
current steering dac本身就是差分輸出,外接res以減小共模noise之干擾
7#
發表於 2009-1-8 18:01:14 | 只看該作者
請問一下 L 大 這種 Noise 在模擬上看的出來嗎?
- J4 @7 C0 R7 b$ z1 Y' U因為我有掛 dummy 電阻 和 沒有掛模擬上似乎看不出差異2 c$ N0 }3 a, W
此外,想請教輸出之電阻是掛在 PAD 之外的
) d2 B. H; T7 g3 n而為了不拉出額外的 PIN 腳,因此會將 dummy 電阻 做在 ic 內部6 Y1 |) x9 x0 r- ^/ l
那麼勢必會有很嚴重的 mismatch# H0 c% i( u2 ~
這樣加與不加的差別大嗎?# J7 i8 `+ Y, _# H' y& q
煩請 版大 與 L大 解感,謝謝
8#
發表於 2009-1-8 19:19:58 | 只看該作者
那個外掛的電阻不是dummy電阻,dac輸入全0時,差分輸出分別為0和i*r;全1輸入,輸出為i*r和0
$ s: {3 E" v2 d. ]& _$ d, p一般都會在pad上外掛電阻方便調節輸出電壓大小,如果都做在内部要注意match和預留metal option
2 V6 Z. z) Q( C# ~' x開關諧波與noise耦合可以在FFT結果觀察,mos的noise需要做noise分析來看
9#
發表於 2009-1-9 16:09:29 | 只看該作者
我觉得这个作为load的电阻没有必要做在片内吧。
7 m' t/ h, C  l2 P8 V电流舵结构可以调节输出电流大小,比如在1mA—2mA范围内,而电流—电压的转换是用这个负载电阻来完成的。- x/ j" z8 }% v0 l0 M
输出电压需要多大,这要看DAC芯片的应用要求。! ^4 y/ O- z: E3 f4 h. F0 D
这个电阻做在片内,一则不好调节大小,二则可能process的偏差会使match变差。
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-6-17 07:38 AM , Processed in 0.126016 second(s), 17 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表