Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 11801|回復: 9
打印 上一主題 下一主題

[問題求助] Sigma-Delta ADC 架構

  [複製鏈接]
跳轉到指定樓層
1#
發表於 2009-4-29 13:27:24 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
大家好,, c# Z3 K) o& y, P: R
如果要使用于低頻輸入的Sigma-Delta ADC,! N: u: w  x+ t: L& g+ a
我使用架構是single loop,- {! P8 ~8 M. i$ r! V; P
但是分為
6 K5 j: q" q9 D. XCIFB(cascaded integrators with feedback)、
! }  a1 B/ g8 w7 f2 {" _CIFF(cascaded integrators with feedforward)' s; U% O1 e0 R  [' X  W
以及 MASH,
0 k, y! ]0 X, F# T: l哪一種架構比較適合於低頻輸入使用?, z1 B- L# ^4 m4 ^% X9 N' n" d0 T
它們有什麼優缺點,& X2 [- L& n& y4 H
謝謝大家/ \* u/ D  o7 \' K" W: l' @

* y; ?0 g3 d1 |8 z, v[ 本帖最後由 kuohsi 於 2009-4-29 01:33 PM 編輯 ]
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂141 踩 分享分享
2#
發表於 2009-4-29 14:52:58 | 只看該作者
CIFB(cascaded integrators with feedback)與CIFF(cascaded integrators with feedforward)區別:3 e, w; G/ e+ ], k8 C/ `
前者是最基礎的架構,後者較前者每級輸出幅值低,即對OTA output range要求低;. `0 V- E, r7 X2 \$ {
MASH:主要用於OSR較低的多位DAC結構中,低頻一般不會用。! f& z% N! T$ m# z2 a; d/ n
建議用1-bit CIFF結構
3#
 樓主| 發表於 2009-4-29 17:10:43 | 只看該作者
你好,請問是否使用CIFF架構時,distortion會比較低?
7 e8 R( d7 [) i) F  T還有是否CIFF架構容易輸出飽和?- y8 @% ], U. c% {+ G* e4 k
為什麼MASH主要用於OSR較低的結構?
5 Q) [# Q/ Y& u1 Y/ B謝謝!
. m9 h, g" Y' a6 y1 v& c
$ N. N/ c: f( f[ 本帖最後由 kuohsi 於 2009-4-29 05:18 PM 編輯 ]
4#
發表於 2009-7-17 18:11:59 | 只看該作者
MASH主要是提高穩定度, 一般要提高SNR無非是提高OSR, 不然就是提高SDM的階數, 既然OSR不能高, 那就只能modulator的階數弄高, 階數一高穩定度就一定要考慮了, 不然SDM發散就不好玩了.

評分

參與人數 1 +3 收起 理由
kuohsi + 3 感謝大大不吝支持,大家才有更好知識!!

查看全部評分

5#
發表於 2009-7-17 18:14:08 | 只看該作者
另外, 提高quantizer bit數也可以提高SNR, 但是就是要注意DAC電容mismatch的問題.
6#
發表於 2009-11-25 11:44:23 | 只看該作者
謝謝大大的分享~知識因分享而壯大!
7#
發表於 2010-4-22 08:39:28 | 只看該作者
請問一下
8 ?( p% P/ K3 ]有MASH架構的一些範例可以參考嗎?
8#
發表於 2010-5-19 23:42:57 | 只看該作者
本帖最後由 glavine 於 2010-5-19 11:47 PM 編輯 ' l& B  _" {  K" y# u3 C/ p  A
5 @: y$ c7 D  ]# U
MASH又叫做multi-loop,是有別於一樓的single loop, MASH一般用2-1,2-2,2-1-1都有人用~~主要的問題是類比數位filter的係數沒有辦法完全匹配/ u7 L' O  N8 ^* h" P
尤其在CT-DSM中,係數是用RC乘積組成...R的variation太大了........需要校正他..) `: e# ?& Q9 d$ n  u, k
# p9 i" ]1 s3 Y, {. W8 L8 Q
CIFF主要是讓積分器的輸出swing變小...這樣在low voltage下op較好設計,; e2 _; P+ I, |! f- G- U0 T4 l* A0 U
而且只需要一個回受的DAC
1 V  q5 ^& c# m基本上在積分器裡面跑的可以說是error signal,ff的架構要注意STF的gain不要在有些頻率有peak. `/ d4 i& d% B- k' f4 J5 `, P8 s4 b+ U
這樣會放大不要的訊號.....CIFB不會有這個問題,可是每級的swing都要較大,而且每級需要回受的DAC
9#
發表於 2023-7-23 05:14:50 | 只看該作者
Really an excellent post!!!1 p- E& I! b) n- P! Y
Good tutorials.
10#
發表於 2023-7-23 05:15:33 | 只看該作者
Really an excellent post!!!2 r$ M( }4 s2 h" C" s
Good tutorials.
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-12-27 02:14 AM , Processed in 0.171010 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表