10 Chipcoin
有沒人有類似這個的疑問?. O6 O5 @+ ^3 \4 H" |
Can someone tell what are the different EDA tools that exists? 2 a3 F' f2 d) N
+ \* W7 k8 C, O% n 本版這些主題(投票、討論)你都看過了嗎?
' Q5 o3 N% @( [- I, A, l1 i 9 x* j3 _) s( s7 [+ B. ?- G
EDA戰雲密佈!RD戰力分析?
9 Y. H4 N8 G( o 實現65 nm設計需要購買哪些DFM工具? + U, M0 C- U9 K4 g h
DFT 使用工具調查 DFM 工具戰力分析
2 V M& Y5 e" w) `* c2 D Cadence軟體工具介紹 Synopsys軟體工具簡介 ! M$ ?% r/ @2 ?
預測2007年十大熱門EDA議題 ; f$ p; W7 p2 p D" f
' V$ w- M3 Q) J; o& i EDA Innovation through Merger and Acquisitions
: o, g3 W6 t: F4 s
' w& O# s, W+ O, ]7 K / h Z3 j- x' H0 i6 X; `5 T& G Y
1 ]! u/ @+ S& j6 h8 l/ `7 w 但是這樣就算瞭解 EDA產業的現況與未來了嗎? 如果還沒有?& q8 e. O1 g+ ]# {' ]- V" w
也許參照 對本版討論有興趣者請進來交流 ,讓我們開始 從EDA的設計知識佈局起來(design & layout?) : & F* Y5 x3 C9 h' q
4 I6 Y: }, M b1 A, i1 e6 h [6 U 這個版是EDA愛好者、從業者的,請協助參與、跟貼討論:
5 B/ s7 E7 ~ [ : F. P' {% x8 N+ l
1.知識主題:2007年的EDA相關技術知識、市場趨勢、設備應用...等,「該有的、有疑問的討論」有哪些?
$ V. ?% D' E4 q. O, @! J8 I 2.版主人選:版主你有無推薦人選?目前版上積極的、有能力的好像不少?有發過言、投過票請來毛遂自薦!多多益善?
. d) U" S. c: `% G% j 3.激勵方案:也許...
( A- Q7 @! ^* s3 k2 d Leo :至於激勵方案, 我想至當然是需要的啦! 多些積分可以獲得一些"合作方案"上的優惠, 或是更進一步閱讀權限...可能都是不錯的想法...
) \& C. c. j# W chip123 在沒有 APR 討論區 : ; n% H9 Y' [ W6 N
Intended to provoke thoughtful discussion, the goal is to increase vendor/customer collaboration leading to more productive industry practices.
5 c) x5 p7 o$ B0 F# S ) ^9 w1 _5 Z+ P1 b+ o |
chip123先至少拋兩塊大磚出來:1.EDA tools到底該怎麼分類?2.每項分類又有多少家vendors? 6 j4 i; f: d( e+ M: |4 i1 u
7 y' V# E5 @3 _
EDA 電子設計自動化 3 n2 N& g% C# q6 q* Y: C+ F
Ø ESL設計與模擬design & simulation
|; f7 w5 D# o Ø RTLsimulation ) [3 @) _4 Z" z. k, n4 j
Ø 邏輯合成 Logic synthesis
3 V8 m {1 m' j9 z. L' e) i Ø IC 實現 (Implementation) 0 B% [& l& C) q( o
Ø 定製佈局和佈線 Custom layout
$ g4 M! U0 }) F- y Ø 設計規則校驗 Design Rule check
) v# P7 a3 C3 X% Q Ø 解析度增強 (RET) 技術 " ^. \6 x: C+ g1 l
Ø PCB 版圖工具 layout tool
2 [, B% h+ p O/ e8 ^7 Z Ø FPGA 整合
1 T% q4 n9 Q; H( V * z; y' M u) ~ r$ w
EDA Tools 的次分類 ! H% ~. J: F* s1 T1 r
2 G% o2 @' x. u! `
RF Simulator ( Xpedion ) + R8 H& q) m4 F5 z
Transistor-Level Debug System ( Sandwork ) 5 o0 h1 w5 x. D: k
Project & IP Management ( Synchronicity ) : |& B& ?3 Y: D4 P3 U
HDL Simulator and Designer Series ( Mentor )
N: o5 m! k8 I/ z/ \1 x0 E" l Characterization ( Magma's Silicon Correlation Division ) 0 q x6 H; G9 W+ j1 O, B- y9 ^
PCB Layout & Signal Integrity ( Mentor )
5 x+ T& U" a$ q3 V7 o1 i% ?) a9 { Physical Synthesis and Prototyping System ( Sierra Design ) ( ~9 b+ l# P \% A, O
Automatic Constraints Generation ( FishTail ) 3 \/ A6 _0 `# M; \4 t5 P! f
Verification and Emulation ( EVE )
! p( W. x: ?/ ]: U Power Analysis ( Sequence ) 5 }; q( J u* n3 l/ \, {. j
Integration of OrCAD & PADS PowerPCB ( Precience )
9 |6 q8 {: e/ H5 m/ m Component Obsolescence & Supplier Management ( Precience )
/ s+ Z9 ^& [: S: ^. U8 L PCB CAM ( WISE Software ) % s& [+ g0 Y9 ]" J, \# `6 d
: u4 Y; x4 o& E( } M) v8 K' D EDA環構服務
& D2 J3 |1 K1 G% [ y' S http://www.nspark.org.tw/nspark/EdaServiceAction.do
9 K9 t, U2 c; H6 R: p8 Z
我來回答