Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 9174|回復: 12
打印 上一主題 下一主題

[問題求助] charge pump 鎖相環電路LPF參數如何確定?

  [複製鏈接]
跳轉到指定樓層
1#
發表於 2007-10-29 20:35:17 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
我在設計一個charge pump 鎖相環電路,已經流片一次了。LPF電容采用外接。現在需要將LPF 電容改版,放在chip里面。現在遇到了一些問題,希望朋友們能幫助我下下。. i3 X$ y* j0 G1 X8 ^; x

2 R* h+ A) h$ R: O基本情況如下:
+ G: @+ r- W/ F  |% M! e; F1)0.35um的CMOS工艺/ h* f5 G2 i2 |) u, A) s9 j
2) LPF是三阶的傳統結構,电容采用PIP电容,由于面积的限制,总的C的大小大概为1nF。- {' R- _4 a) R
3) PLL的输入频率范围可以是6-160MHz之间变化的,输出频率范围是在96-400MHz范围变化的。
( r9 J. @# w3 f+ H/ L8 ]' x4) VCO的输出有个分频模块,在環路內可以 實現 4、 8、 16、 32的分频控制。; y2 c% @2 F/ `8 N! x5 ]3 w

* A" ?% q" R7 m& L- q9 D經matlab計算和電路遇到的問題:
' e) N/ [+ a, P! t6 z1)由于主滤波器的电容太小,我的LPF出来电压纹波很大,我早上算了下,由500多个ppm。多大的波紋是可以 容忍的?設計 時該如何減小呢?% E4 s; ^) K2 J; e+ i) u! f
2)电路做trans仿真,可以完成鉴频并且锁定。但是無法實現零相差,相位上总是反馈信号要超前參考信號一些。从charge pump的控制电平上看,总是在给LPF充电,可是总是充不到所要的电压上。這是什么原因,該如何解決呢?8 m1 e8 @, F) o: U
3) 根據如前的應用頻率,我的交叉頻率多大最為合理。可是如果是100-200K rad/s,主濾波器的電容無法做到nF 的數量級。( r0 c% G  ]' q4 p, M$ Q) y

7 @4 U  U3 u4 n4 f5 W8 x9 H, g' d請高手為小女子指點迷津,謝謝

評分

參與人數 1Chipcoin +3 收起 理由
monkeybad + 3 勇於求知!多問多看囉

查看全部評分

分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏1 分享分享 頂9 踩 分享分享
2#
發表於 2007-10-29 22:11:29 | 只看該作者
1) 設計時通常是縮小您的迴路頻寬或是增加阻尼即可, w. [7 o8 D; t6 h* H+ g
2) 看不太懂您的意思.... 但我參您可以檢查一下充放電電流的匹配度2 ]5 s  H4 a& r8 t% Y
 鎖相不一定要0相差才是鎖相, 要看相位頻率偵測器的種類, 只要回授訊號與參考訊號之間有一固定相位差即可1 n3 }8 k8 f3 h1 q: y# i1 z9 K, c
 通常不是0相差可能來自電路本身些微延遲所造成的
5 I7 s0 z# x, X0 i: g0 F' L3) 看不懂"交叉頻率"是什麼意思, sorry

評分

參與人數 1Chipcoin +3 收起 理由
monkeybad + 3 參與論壇,論壇參與!

查看全部評分

3#
 樓主| 發表於 2007-10-29 22:40:57 | 只看該作者
不好意思,Eleen的一個PPT上寫的交叉頻率的概念,cross frequency。我的理解應該就是環路帶寬吧。, k* A0 ?" C% l2 s; M5 C8 z
% [& Y  N3 a2 r, t' x7 J- D
由于我的PLL 是PFD+charge pump型的,如果我的LPF做得理想應該是可以做到相位鎖定的。 . H( b' U; q+ ?; F* _: o; g) _

9 b0 J# J: g* Q% V# }" o) x% Q謝謝您的解答。
4#
發表於 2007-10-30 01:49:11 | 只看該作者
PFD是Phase Frequency Detector的縮寫,亦即它可判斷PLL的input和output頻率的phase及頻率的誤差,進而反應到charge pump及LPF作出反應,然後再調整VCO6 V5 j& y5 I2 o" B$ n$ k* m+ B0 Y$ Z
一般而言,要作到相位鎖定和charge pump比較沒有關係,真正要留意的反而是PFD電路,因為PFD電路會有dead zone的問題,而這個會造成PLL的input和output頻率有一個相位誤差存在,如何改善PFD的dead zone,目前有好幾種架構都己經有發表在paper上了$ F" |, R4 \2 Y' G) ]0 v: D' O
再者,即使PFD電路是採用沒有dead zone的架構,在layout的安排上也要非常小心,如果其UP及DN的path不平均對稱的話,一樣也會造成相位差存在
7 P- j# N! r* o5 P5 B; z, ]$ k. ]
如果你覺得你的ripple過大,那麼,我倒是建議你計算一下你的damping factor為多少?VCO的gain為多少?charge pump current又為多少?natural frequency又為多少?LPF的R及C1和C2又各為多少?+ d6 g4 G/ k$ U+ Z
藉由這些值可以幫助你探究你的PLL究竟是那裡出問題,前三項數值是設計PLL很重要的參數,若照你所描述,應該是你的damping factor過小吧- t  r6 L6 I- T7 G$ [
再者,1nF的電容很大,我以前所設計過的PLL也從沒設計到這麼大的電容,150pF的電容己經幾乎是我的上限了,建議你重新檢視你PLL的各個block參數,我想,你的PLL應該沒有作最佳化的設計

評分

參與人數 2Chipcoin +3 +5 收起 理由
shinnyi + 2 回答詳細!
monkeybad + 3 + 3 好答案!

查看全部評分

5#
 樓主| 發表於 2007-10-30 17:39:26 | 只看該作者
謝謝二位的熱情回復。
7 m  W0 P5 R* \/ ?) l- W5 G( D1 k0 {1 a8 u8 F2 d/ D
我做了計算和仿真,我目前PLL 相位差始終存在和CP電流的匹配度影響似乎不是很大。
( L7 r8 K. N; m
" e6 t4 D: P, k; Z" ffinster說的 cp電流可能回事重要的原因,但是應該如何確定呢?和 LPF中的 C1的大小關系大嗎?0 a7 K, N2 {; z5 z; S/ ~- i

" O! E. s+ @8 L還有版主說的“最佳化設計”該如何驗證和實現呢?
6#
發表於 2007-10-30 18:58:27 | 只看該作者
我覺得輸出clock和輸入clock存在相位差應該是正常的吧 輸出clock總是要經過一個counter除頻後才回授到PFD9 T( t. q; `$ {( X8 @& [$ C/ B
所以不可能達到0相位差 但是相位差只要是固定的就可以了
+ t" q$ j0 [5 q9 y3 l7 _- ^在PFD兩端的clcok才有可能存在接近0相位差的clock吧7 {9 X) ~6 Q& p, m

; V0 D+ m; q6 n% q- M# |) `! F另外紋波電壓多大要看你的output clock的jitter能忍受多大 我覺得可以簡單的計算一下
2 ?5 e. w0 {) X4 w- S( ]就是 jitter=1/(紋波低電壓時VCO output頻率)-1/(紋波高電壓時VCO output頻率)
- O3 D" e2 r4 A$ L2 m大概可以估計你的紋波是不是在能容忍的範圍
2 {  T( D  M9 s一般都是蠻小的啦 而且你的LPF電容用到1n了 超大的 所以紋波應該不會太大才對8 M( G7 u6 f! B7 F" H# |( W5 J
  X6 ?* [! E& a5 _( P0 |: q
假如紋波太大那最直接的方法就是降低CP的電流 增加LPF的電容 這樣紋波就變小囉
* B0 w( J# t8 B' ~# v# P但是PLL鎖定時間會變慢% M  v" n& b$ K) \! Q) b! e& H
另外也要注意CP上下電流源有沒有相等
8 p  `( d! [) e* T2 s  |
% m  z* W+ r2 e- s' d: Q4 Q要最佳化首先弄清楚 PLL各個參數之間的關係 可從PLL運作的model推導公式得知
8 n3 V+ P! b$ r# W7 A好康相報裡面有提到一些相關的設計文件 可以先參考一下
! g* `9 i% d( f! whttp://www.chip123.com/phpBB/viewthread.php?tid=8116&extra=page%3D47 |, Q5 s3 M! V' }8 }, w& a* [! r# Q
另外Razavi : Design of Analog CMOS Integrated Circuits 裡面也有講解可以參考一下+ B5 u0 s1 ~+ g  j4 z- N* \2 X
7 H0 |" G2 m" d3 a
[ 本帖最後由 monkeybad 於 2007-10-30 07:07 PM 編輯 ]
7#
發表於 2007-10-31 06:03:27 | 只看該作者
PLL的設計有其數學式和相關的關係+ Y9 T: E1 L. t# M9 X) v! K+ g
如我建議你計算一下你的damping factor為多少?VCO的gain為多少?charge pump current又為多少?natural frequency又為多少?LPF的R及C1和C2又各為多少?
: T/ O6 c( Q7 J- [因為這些都會影響著你所設計出來的PLL的performance,如果你都不知道不這參數所代表的函義為何,那所設計出來的PLL即使會動,其performance應該也不會太好
% \; z* z- ?0 R2 F& k4 z* }我上述所提的那些都在monkeybad大大所推薦的Razavi : Design of Analog CMOS Integrated Circuits中第15章有很詳細的介紹和公式推導,強烈建議你花點時間去看一下,我想,對於你設計PLL有很大的助益
4 X; i, Z. c& }# p節錄一下書中所提的:damping factor > 0.7079 k: n( l$ I8 T% p
為何要使用二階R-C和三階R-C的理由書中有提,另外,兩個電容的大小比例為10~15倍,至於何者為大,何者為小,書上也有提! W. Q1 N; V- a4 o6 m( r
VCO的gain會影響你PLL的jitter,如果沒有留意,那出來的PLL的jitter應該不會很好......
  z! Q9 t4 a, }# F這些,書上都有提

評分

參與人數 1Chipcoin +3 收起 理由
monkeybad + 3 Good answer!

查看全部評分

8#
發表於 2007-11-1 20:55:06 | 只看該作者
喔~~講的蠻詳細的~~多謝謝大大講解~~讓我又上的一課~~謝謝& z6 A8 A" k3 a5 ]% f; x
雖然我沒做過pLL~~看看也不錯ㄚ~~謝謝
9#
發表於 2007-12-14 10:47:16 | 只看該作者

回復 7# 的帖子

大大你好1 X, J' Q* K; x3 Q6 \
我剛看了一下Razavi的PLL部分" V/ Y( [) B; q0 O/ B: {+ q* E
你們提到的C1與C2是不是書中的Cp與C2呢" h0 \% q6 v' b
也就是LPF 還有抑制高頻雜訊的電容  n1 |+ @& O% h: x
我是類比新手
' v, U) p5 w& M2 ^% j. F6 w還請大大解惑9 l' w! }' z# s9 ^* j) b
謝謝
7 j0 X! n8 Y5 I) V
6 y" d) L% b8 z; j7 I* U[ 本帖最後由 ilovehorn 於 2007-12-14 10:50 AM 編輯 ]
10#
發表於 2007-12-14 18:07:12 | 只看該作者
原帖由 ilovehorn 於 2007-12-14 10:47 AM 發表 * ~/ R5 ~0 m# A! E& ?8 _  T6 d
大大你好
# `4 V0 a" f9 j( a  q我剛看了一下Razavi的PLL部分
% P6 I% `* M/ \你們提到的C1與C2是不是書中的Cp與C2呢. I# w0 ^1 r1 m; l9 t) t) K( \
也就是LPF 還有抑制高頻雜訊的電容2 w' J1 V2 \' w' S$ ]5 g
我是類比新手
$ T9 Q% l* d/ F. ~8 b4 \還請大大解惑
1 s$ M1 e1 z# K' Y1 T) p謝謝

, s/ ]4 {0 _' ?# a0 v) F6 b9 @8 r
- _# a: j& H+ B9 M2 y) W! A7 u) \& m* R
沒錯
11#
發表於 2008-7-28 09:06:31 | 只看該作者
台大有個專做pll的教授叫劉深淵4 F* ]& Q4 z" r7 z
他的講義裡關於這方面的介紹非常仔細
8 K* v$ G) r) v5 V設計上你的 c1、c2的比值,頻寬的大小
$ m3 J8 v5 L2 R& Z& U9 Z! d- @對所應的phase margin,damping factor& |7 q( `1 P; _" H* m$ b  w. b
通通算出來給你/ F( A. i) R$ x: W' h$ y* B
不妨網上找一下8 c+ t0 G7 b+ n3 ^9 J0 i, E! X
應該會很有幫助的
12#
發表於 2008-12-3 14:45:55 | 只看該作者
偶然发现这个论坛,发现真的不错,我还不是大牛,希望以后沃野能帮大家解决问题
13#
發表於 2009-1-6 15:17:37 | 只看該作者
根据反馈系统的一般原理来理解:
# g! h+ u! Z: J3 W# y" A4 Bphase margin 大,则damping factor 大,ripple小,但settle time 长,. Y* M( m+ h5 K5 s5 o5 ~
phase margin 小,则damping factor小,ripple 大,但settle time短。8 W9 N* s* H  f+ o, x$ j
: ~! E/ f2 n# j7 T
这样理解妥当吗,呼唤大大解答!
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-6-2 07:23 AM , Processed in 0.138018 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表