Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 9266|回復: 12
打印 上一主題 下一主題

[問題求助] charge pump 鎖相環電路LPF參數如何確定?

  [複製鏈接]
跳轉到指定樓層
1#
發表於 2007-10-29 20:35:17 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
我在設計一個charge pump 鎖相環電路,已經流片一次了。LPF電容采用外接。現在需要將LPF 電容改版,放在chip里面。現在遇到了一些問題,希望朋友們能幫助我下下。3 b" b* x' i# ~4 n

0 g7 H. {7 {; Q6 i, Y基本情況如下: 5 n( E  L4 H$ C0 O2 z: ~, E1 y+ M) T
1)0.35um的CMOS工艺/ C- P' ]; }' g; ]
2) LPF是三阶的傳統結構,电容采用PIP电容,由于面积的限制,总的C的大小大概为1nF。8 X* `. ~* u4 K7 w: b, O
3) PLL的输入频率范围可以是6-160MHz之间变化的,输出频率范围是在96-400MHz范围变化的。
* U: z" V7 `2 w4) VCO的输出有个分频模块,在環路內可以 實現 4、 8、 16、 32的分频控制。
) S* z  F+ ?6 w$ Q/ G4 b' ?$ _8 @' U! b6 e7 D1 u
經matlab計算和電路遇到的問題:
  x& X( `8 j/ J: P+ u+ H8 \1)由于主滤波器的电容太小,我的LPF出来电压纹波很大,我早上算了下,由500多个ppm。多大的波紋是可以 容忍的?設計 時該如何減小呢?# t; n: n) y% K! d2 X
2)电路做trans仿真,可以完成鉴频并且锁定。但是無法實現零相差,相位上总是反馈信号要超前參考信號一些。从charge pump的控制电平上看,总是在给LPF充电,可是总是充不到所要的电压上。這是什么原因,該如何解決呢?) H) Y8 F! H: z( _* `' x& @8 i- `
3) 根據如前的應用頻率,我的交叉頻率多大最為合理。可是如果是100-200K rad/s,主濾波器的電容無法做到nF 的數量級。
; @3 I7 z+ T3 J- V2 n. I
9 c8 ^1 r6 w* {% E5 b請高手為小女子指點迷津,謝謝

評分

參與人數 1Chipcoin +3 收起 理由
monkeybad + 3 勇於求知!多問多看囉

查看全部評分

分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏1 分享分享 頂9 踩 分享分享
2#
發表於 2007-10-29 22:11:29 | 只看該作者
1) 設計時通常是縮小您的迴路頻寬或是增加阻尼即可
, _, }; A- f4 E8 l$ H1 b+ ~: E2 S! r2) 看不太懂您的意思.... 但我參您可以檢查一下充放電電流的匹配度3 C3 L- _" e# y" w2 h0 s. ?7 W5 v
 鎖相不一定要0相差才是鎖相, 要看相位頻率偵測器的種類, 只要回授訊號與參考訊號之間有一固定相位差即可
5 R6 b+ E+ L1 T 通常不是0相差可能來自電路本身些微延遲所造成的3 i  U3 w1 m! z1 O# d' [& M
3) 看不懂"交叉頻率"是什麼意思, sorry

評分

參與人數 1Chipcoin +3 收起 理由
monkeybad + 3 參與論壇,論壇參與!

查看全部評分

3#
 樓主| 發表於 2007-10-29 22:40:57 | 只看該作者
不好意思,Eleen的一個PPT上寫的交叉頻率的概念,cross frequency。我的理解應該就是環路帶寬吧。% W8 A& U0 h2 Y  B' g; E

" M: e' T, h0 I5 s3 V. Y$ w# Y由于我的PLL 是PFD+charge pump型的,如果我的LPF做得理想應該是可以做到相位鎖定的。
# V4 K2 t0 {7 Z$ c8 l+ H% `
. Z# `% P9 s) Q謝謝您的解答。
4#
發表於 2007-10-30 01:49:11 | 只看該作者
PFD是Phase Frequency Detector的縮寫,亦即它可判斷PLL的input和output頻率的phase及頻率的誤差,進而反應到charge pump及LPF作出反應,然後再調整VCO, N6 w7 c% ^* s) t
一般而言,要作到相位鎖定和charge pump比較沒有關係,真正要留意的反而是PFD電路,因為PFD電路會有dead zone的問題,而這個會造成PLL的input和output頻率有一個相位誤差存在,如何改善PFD的dead zone,目前有好幾種架構都己經有發表在paper上了# ^5 B9 q# I# r# y
再者,即使PFD電路是採用沒有dead zone的架構,在layout的安排上也要非常小心,如果其UP及DN的path不平均對稱的話,一樣也會造成相位差存在$ b) j9 d5 A  b  r
# `  Q( z9 J! W, e( {9 w7 a
如果你覺得你的ripple過大,那麼,我倒是建議你計算一下你的damping factor為多少?VCO的gain為多少?charge pump current又為多少?natural frequency又為多少?LPF的R及C1和C2又各為多少?
" [: H/ g/ E6 \9 B  m1 T2 r藉由這些值可以幫助你探究你的PLL究竟是那裡出問題,前三項數值是設計PLL很重要的參數,若照你所描述,應該是你的damping factor過小吧
6 i2 ?  }  t* k) @5 T再者,1nF的電容很大,我以前所設計過的PLL也從沒設計到這麼大的電容,150pF的電容己經幾乎是我的上限了,建議你重新檢視你PLL的各個block參數,我想,你的PLL應該沒有作最佳化的設計

評分

參與人數 2Chipcoin +3 +5 收起 理由
shinnyi + 2 回答詳細!
monkeybad + 3 + 3 好答案!

查看全部評分

5#
 樓主| 發表於 2007-10-30 17:39:26 | 只看該作者
謝謝二位的熱情回復。7 a* L: J% Q7 M# O! u" ~

! R( m4 T7 k, |% O  |我做了計算和仿真,我目前PLL 相位差始終存在和CP電流的匹配度影響似乎不是很大。
. d$ T5 \% A, R% p) w% H. F
2 |) Z; ?7 v, e5 j9 r6 {finster說的 cp電流可能回事重要的原因,但是應該如何確定呢?和 LPF中的 C1的大小關系大嗎?
, p0 w* d; o9 m# G
7 g' Y, H* w- H  R, j, [& d還有版主說的“最佳化設計”該如何驗證和實現呢?
6#
發表於 2007-10-30 18:58:27 | 只看該作者
我覺得輸出clock和輸入clock存在相位差應該是正常的吧 輸出clock總是要經過一個counter除頻後才回授到PFD
4 ?1 ?( J. P5 y/ E$ A& u' r; H所以不可能達到0相位差 但是相位差只要是固定的就可以了 % O4 K6 g. @4 r8 [2 B6 x* O
在PFD兩端的clcok才有可能存在接近0相位差的clock吧2 O! i/ `, J5 u# o8 H7 r7 V0 p

, |' @' [+ H8 b. G另外紋波電壓多大要看你的output clock的jitter能忍受多大 我覺得可以簡單的計算一下 - d8 q% w/ h% L1 _5 G. I
就是 jitter=1/(紋波低電壓時VCO output頻率)-1/(紋波高電壓時VCO output頻率) % Q4 m8 c" \& H
大概可以估計你的紋波是不是在能容忍的範圍$ I  @- u5 c% J& M" p2 S
一般都是蠻小的啦 而且你的LPF電容用到1n了 超大的 所以紋波應該不會太大才對& r" o1 \. x, _  {- N
2 q0 q; X- I  a+ u
假如紋波太大那最直接的方法就是降低CP的電流 增加LPF的電容 這樣紋波就變小囉
5 U8 e2 k: A+ j: T: a8 J但是PLL鎖定時間會變慢7 x& s$ @& J4 ~% Z2 \
另外也要注意CP上下電流源有沒有相等
# L  B7 Q) P0 o+ Q$ p
7 q7 B- }2 s+ w& _9 I要最佳化首先弄清楚 PLL各個參數之間的關係 可從PLL運作的model推導公式得知
4 D* h! _, Q+ c- M, P9 K好康相報裡面有提到一些相關的設計文件 可以先參考一下' \/ y7 c% i% Y0 P1 {
http://www.chip123.com/phpBB/viewthread.php?tid=8116&extra=page%3D46 X. U: O8 g" ]$ E1 t, g3 }
另外Razavi : Design of Analog CMOS Integrated Circuits 裡面也有講解可以參考一下
* f5 i9 I7 O( l) B
4 L% r3 P) c: C* O/ n[ 本帖最後由 monkeybad 於 2007-10-30 07:07 PM 編輯 ]
7#
發表於 2007-10-31 06:03:27 | 只看該作者
PLL的設計有其數學式和相關的關係: {4 u( |" L1 j$ {
如我建議你計算一下你的damping factor為多少?VCO的gain為多少?charge pump current又為多少?natural frequency又為多少?LPF的R及C1和C2又各為多少?9 l7 @. T. |6 A! p4 _
因為這些都會影響著你所設計出來的PLL的performance,如果你都不知道不這參數所代表的函義為何,那所設計出來的PLL即使會動,其performance應該也不會太好
9 j2 z' a: G6 G; X! e我上述所提的那些都在monkeybad大大所推薦的Razavi : Design of Analog CMOS Integrated Circuits中第15章有很詳細的介紹和公式推導,強烈建議你花點時間去看一下,我想,對於你設計PLL有很大的助益7 Z! `  e) [& ~4 B1 S$ h8 l
節錄一下書中所提的:damping factor > 0.707/ o9 b7 ]# _% F
為何要使用二階R-C和三階R-C的理由書中有提,另外,兩個電容的大小比例為10~15倍,至於何者為大,何者為小,書上也有提: N  B7 }* T+ y3 z$ t
VCO的gain會影響你PLL的jitter,如果沒有留意,那出來的PLL的jitter應該不會很好......- M! ^8 Y: N$ A& |9 P" |
這些,書上都有提

評分

參與人數 1Chipcoin +3 收起 理由
monkeybad + 3 Good answer!

查看全部評分

8#
發表於 2007-11-1 20:55:06 | 只看該作者
喔~~講的蠻詳細的~~多謝謝大大講解~~讓我又上的一課~~謝謝" ~# K7 ]0 U% d" @6 m
雖然我沒做過pLL~~看看也不錯ㄚ~~謝謝
9#
發表於 2007-12-14 10:47:16 | 只看該作者

回復 7# 的帖子

大大你好
  m1 I  T$ F+ p( c" D我剛看了一下Razavi的PLL部分0 q& J" l2 A; k) u
你們提到的C1與C2是不是書中的Cp與C2呢; o& _0 U- ?# _3 M. f, j( ~3 a. o
也就是LPF 還有抑制高頻雜訊的電容) a$ O0 D& D$ S. Y2 |0 E& [
我是類比新手! |# f4 ~% L: {% l5 E
還請大大解惑
  B2 i5 ~- M: t' h6 _% n6 Y; o謝謝
5 T8 O$ E6 p- o, G, d) l* S. Y# D$ Q! o1 ^9 G% B4 D; w9 n
[ 本帖最後由 ilovehorn 於 2007-12-14 10:50 AM 編輯 ]
10#
發表於 2007-12-14 18:07:12 | 只看該作者
原帖由 ilovehorn 於 2007-12-14 10:47 AM 發表 : o3 |, d2 h# ]! Z  Y/ C
大大你好
! w0 E+ y" ?. Y( @2 Q" T我剛看了一下Razavi的PLL部分
  ^& p- e5 ]+ n+ F! W6 S# K你們提到的C1與C2是不是書中的Cp與C2呢# x. D+ S+ _3 n. X; C( u
也就是LPF 還有抑制高頻雜訊的電容1 V6 F3 v# f* b
我是類比新手
7 @  w" u+ a' W還請大大解惑3 y2 B$ {( d! P* V: J, _* G$ n4 n
謝謝
  [& \5 l% S: m; \4 {" p, K0 x$ P

1 g2 Y4 }( i6 S- e! m2 @
; I7 X7 p( _* s0 D* _沒錯
11#
發表於 2008-7-28 09:06:31 | 只看該作者
台大有個專做pll的教授叫劉深淵4 n2 W& c2 O* t2 B( `2 r
他的講義裡關於這方面的介紹非常仔細; \5 e+ C4 H+ j2 x
設計上你的 c1、c2的比值,頻寬的大小
  w1 q0 s3 V7 _/ q4 z' {9 ~# k$ W8 u對所應的phase margin,damping factor
: E) _2 ?; V! r% O7 ?通通算出來給你
- X0 Y8 q9 u- w1 D不妨網上找一下' X7 B4 a0 M0 ]& i" ]$ _  ]6 V3 a
應該會很有幫助的
12#
發表於 2008-12-3 14:45:55 | 只看該作者
偶然发现这个论坛,发现真的不错,我还不是大牛,希望以后沃野能帮大家解决问题
13#
發表於 2009-1-6 15:17:37 | 只看該作者
根据反馈系统的一般原理来理解:  ~! @  A* ~2 Y- C; g
phase margin 大,则damping factor 大,ripple小,但settle time 长,
2 t! T/ _6 O. J6 J! h- R9 J. \9 g2 E( Z! Jphase margin 小,则damping factor小,ripple 大,但settle time短。
( S1 H/ L9 \2 Y6 N  I5 P$ g+ }2 J8 y0 D- D0 z6 P" X
这样理解妥当吗,呼唤大大解答!
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-6-15 11:54 PM , Processed in 0.130017 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表