Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4

台積公司(TSMC)與新思科技(Synopsys)合作推出針對 高效能運算平台(High Performance C ...

2016-10-17 01:46 PM| 發佈者: SophieWeng@G| 查看: 878| 評論: 0|來自: 新思科技

摘要: 新思科技與台積公司合作推出針對台積公司之高效能運算(High Performance Compute)平台之創新技術; 新技術是7奈米製程Galaxy™ 設計平台的工具所提供。雙方共同開發的技術包括:通路銅柱(via pillar)、多源樹合成 ...

新思科技(Synopsys)近日宣布,其與台積公司合作推出針對台積公司之高效能運算(High Performance Compute)平台之創新技術; 這些新技術是由新思科技與台積公司合作之7奈米製程Galaxy™ 設計平台的工具所提供。雙方共同開發的技術包括:通路銅柱(via pillar)、多源樹合成(TCS)和混合時脈網格(clock mesh),以及可配合關鍵網(critical net)上阻力及電阻的自動化匯流排繞線(automated bus routing)等功能。在這些新科技的支援下,台積公司與新思科技幫助晶片設計人員針對7奈米製程進行先進的高效能設計。

 

通路銅柱是一種透過減少通路電阻與提升電子遷移(electromigration)的強度來提高效能的新技術。Design Compiler Graphical IC Compiler II已將通路銅柱無縫融入其流程中,包括:在電路網表中插入通路銅柱、在虛擬繞線圖中模擬通路銅柱、通路銅柱的合理擺置(legalized placement),以及支援通路銅柱的細部繞線、萃取(extraction)和時序。IC Compiler II的多源CTS和混合時脈網格在關鍵網上插入通路銅柱之後,全域(global)與細部繞線再調整訊號繞線,以插置通路銅柱。IC Compiler II 可打造出具高客製化網格的低偏差與高效能的時脈設計,以及針對時脈進行自動H樹建置(H-tree creation)。此外,IC Compiler II也可搭配關鍵網的阻力及電阻,進行自動化的匯流排繞線,並且支援非預設(non-default)繞線和允許使用者設定層寬度(layer width)和間距(spacing)

 

新思科技設計事業群產品行銷副總裁Bijan Kiani 表示:「新思科技在設計前段(front-end)到實體實作(physical implementation)的流程具備整合而專業的技術,而結合台積公司頂尖的製程科技,開發出輔助高效能設計的創新技術。藉由這些創新技術,我們的共同客戶將可創造最先進的高效能設計。」

 

台積公司設計基礎架構行銷事業部資深協理Suk Lee指出:「台積公司致力於協助半導體設計人員運用最新的製程科技來打造最快速的晶片,以符合現代晶片設計的高效能要求。因此,我們與新思科技密切合作,共同針對台積公司的HPC平台推出ASIC-based的設計流程(design flow)及方法論(methodology)。」

相關閱讀

您對這篇文章有任何想法嗎?歡迎留言給我們。
您的姓名:
您的電子郵件:
標題:
內容:



首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-3-29 09:23 PM , Processed in 0.077004 second(s), 16 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

返回頂部