|
回復 6# 的帖子
即使沒有畫出 反相器的 LAYOUT- K3 S" c( X6 l
# U/ t2 K* d$ L3 q也會知道 好的反相器就是 rising/falling 時間 必須要盡量接近
6 s/ U, {3 \2 Z; C4 y0訊號 通過反相器的delay 與 1訊號通過反相器的delay 的skew也要盡量接近$ K6 E/ P! u, A. ^# x3 L
如果反相器用的SIZE大 要怎麼畫 FINGER4 ], L4 C' |8 s
finger 要怎麼擺 會比較能夠抵抗 process variation
9 }& o& y0 n5 n/ V/ Z' h& e/ L9 A
其中 如6樓所說 PMOS 與 NMOS在 相同的 Length情況下
* q* v- @* d0 ~: C& b, \4 Q* h$ sPMOS width必定是 NMOS width的兩到三倍
' v& u( H3 M) [7 k, b) u) b) N6 r: O6 `/ ~2 E0 ?/ ~, v
其原因是因為 不管是哪一家的製程
4 H7 Y9 Y0 y# A" O0 I N2 m遷移率 (mobility) NMOS都是PMOS的兩到三倍! X7 z$ ], y: I+ M4 u2 n( G
所以 PMOS 必須使用兩到三倍的 W/L& ?* d& S# ?/ T8 I: |' n [
才能得到 跟NMOS一樣的Idsat, [, f% c1 |" l8 N# r6 ]9 |' [
+ e( O% |- t, B8 E7 {' s這也反映了 其實LAYOUT也需要懂一點元件物理的觀念
8 `$ V0 P7 u1 ]% U這對找工作絕對是加分. |
|