Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 9212|回復: 8
打印 上一主題 下一主題

[問題求助] 畫電阻時為何需要考慮邊緣與彎曲的地方?

[複製鏈接]
1#
發表於 2007-8-14 10:25:16 | 顯示全部樓層

作 TFT 的人之淺見

1. contact hole 的 edge 很容易因曝光而產生差異,曝光不足或過量,都會有形變而造成 contact面積上的變化。再者,edge 容易有爬坡問題,其所造成阻抗變動,較難估算(此為 TFT Thin Film Process 易遇到的 issue)。但就發問同學所提問內容,應是考慮 R=Rs*L/W 的式子,在 contact hole 處所代入的 W 及 L;但這有很多人作過相關研究了喔,查一下應該有數據或公式可以直接代的喔。3 I  }4 }, \3 U) _% N4 X- H4 T
" F9 |, G) {( P- l* Q) X" C$ f
2.同上。轉角處的電阻,印象中的數據,以方格電阻計,為一正方格的 2/3 還是 3/5 ..... 忘記了.....' L/ G5 J- F+ {" i- R
8 S  }  B: h4 c# x3 n; [
3.以下純屬猜測:是因為等阻值 Layout,non-silicided poly 佔用較小面積,而 silicided poly 需佔用較大面積嗎 ?

評分

參與人數 1 +2 收起 理由
woo240 + 2 熱心回覆!TFT方面的回答對我也很有幫 ...

查看全部評分

您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-14 08:59 PM , Processed in 0.103014 second(s), 17 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表