Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
樓主: jiming
打印 上一主題 下一主題

[市場探討] 瑞昱採用新思科技Design Compiler解決方案

  [複製鏈接]
1#
發表於 2014-11-17 11:40:07 | 顯示全部樓層
新思科技(Synopsys)以介面IP和與台積電共同研發的16奈米FinFET+設計基礎架構
: d2 ~. L# `3 c# `: ~獲頒台積電2014「年度最佳夥伴獎」2 {% L0 u$ G5 ?' l/ _! V7 r1 O: g1 `

2 d# q9 `) p0 }' H' N/ C1 W: B重點摘要:$ B0 U- a3 n0 x+ d) {

4 j  ^& {0 e- p& @新思科技以介面IP和工具實現能力(tool enablement),連續五年獲頒台積電「最佳夥伴獎」。6 I/ q3 u% _& [, _/ S/ E) a
介面IP最佳夥伴獎的審核標準,包括客戶回饋、符合台積電TSMC-9000的規範、客戶投片(tapeout)數量,以及卓越的技術支援能力。$ r. [7 F6 y/ m6 @/ ]
新思科技針對台積電製程提供多項經矽晶驗證(silicon-proven)合格的DesignWare® 介面 IP,其中包括USB、PCI Express®、DDR、MIPI®、HDMI與Ethernet 。
1 `/ V* t0 {: c新思科技的Galaxy™ Design Platform數位與客製化實作工具,已獲得多項16奈米 (nm) FinFET Plus認證,其中也包括參考流程。  
) S% G) E' ]; f4 S& Y2 d  h
: V8 k4 S/ X) L1 x) `; o- B. J(台北訊) 全球晶片設計及電子系統軟體暨IP領導廠商新思科技近日宣布,以介面IP和與台積電合作研發的16奈米FinFET Plus 設計基礎架構,獲頒台積電「2014年度最佳夥伴獎」。新思科技與台積電已建立長達15年以上的合作關係,而雙方最近的合作成果,透過將新思科技IP、設計工具及晶片設計所需的參考流程最佳化,加速FinFET製程技術應用在高效能及低功耗系統單晶片(SoC)設計上。新思科技已連續五年在IP及電子設計自動化(Electronic Design Automation, EDA)技術獲得台積電的表揚。
6 D1 k* p+ r% A, k! Q- \; }
4 f* o- K$ k( K" G8 {: |* d台積電設計基礎架構行銷事業部資深協理Suk Lee表示:「這些獎項肯定新思科技在提供經矽晶驗證合格的FinFET設計實作工具與IP上的卓越能力。新思科技致力爲我們的共同客戶提供高品質的 IP及全方位的設計工具,協助客戶利用台積電的製程技術快速創造具有區隔性的產品,縮短產品的量產時間。」
( g/ ?+ t. S) m1 }& p1 o: e5 _  P5 N& f6 u
新思公司策略聯盟與專業服務部副總裁Glenn Dukes表示:「台積電與新思科技的共同目標,就是以台積電的先進製程技術,為設計人員提供開發複雜SoCs所須之經認證的EDA工具、方法及IP。身為台積電所信賴的合作夥伴超過15年,這些獎項對新思科技旗下能協助設計人員實現設計目標、加快產品上市時間的IP和先進FinFET設計解決方案之品質及廣泛應用性給予高度的肯定。」
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-7 03:51 PM , Processed in 0.113006 second(s), 17 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表