Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 3286|回復: 1
打印 上一主題 下一主題

[市場探討] 設計者由DSP功能實現到FPGA或ASIC硬體時的技術首選

[複製鏈接]
跳轉到指定樓層
1#
發表於 2007-5-9 13:59:56 | 顯示全部樓層 回帖獎勵 |倒序瀏覽 |閱讀模式
Synplicity推出新版Synplify DSP ASIC軟體 & S# U9 z5 ]4 n9 a

0 J+ Y6 t; {* D' T( H2007/5/8   半導體設計與驗證軟體大廠Synplicity擴展其ESL軟體內容。延續Synplicity提供與製程無關的解決方案之策略,新版Synplify  DSP ASIC軟體允許使用者在建置FPGA或ASIC元件時,從演算法層級的設計描述,自動開發出高品質RTL碼。+ n6 X% S& ]3 N6 B
/ \$ j( T6 I2 a
Synplify DSP ASIC版本的獨特DSP合成最佳化功能,可自動建置演算法以提供設計者探測速度與面積取捨,所帶來面積與時序的顯著改善超過採用手動編碼的方法。使用過試用版產品的客戶,都體驗到超越傳統手動設計流程的諸多好處。
7 g- h/ H+ D7 u, z; f& Z" Z% r) O4 b7 E: |' X3 D& W
Synplicity資深行銷副總裁Andy Haines表示:「本公司的Synplify DSP軟體已在FPGA使用者之間獲得極大的成功,這些使用者體驗成效顯著的優異品質,而我們也渴望為ASIC的使用者帶來相同的功能。相信透過Synplify DSP ASIC版軟體所提供的優越性能和產能優勢,該工具將成為設計者由DSP功能實現到FPGA或ASIC硬體時的技術首選。」
. `( {7 `/ @1 M+ @1 ~. I2 @. h7 V/ O4 h# h( v6 o( m5 G
Synplify DSP ASIC版的軟體能從模組自動建置最佳化架構於FPGA或ASIC元件。對開發ASICs的團隊來說,結合Synplify DSP ASIC版本與Synplicity的ASIC驗證套裝產品,讓使用者在高速運轉的FPGAs下,能夠很快地驗證ASIC設計。以FPGAs驗證ASIC原型設計,FPGA在的高速運轉下(一般指超過100MHz)更複雜的交互演算,使功能性錯誤可以更迅速地被偵測到。: C3 m! n  ~% A: ^- i9 ]/ a( l/ a
7 I. g  R2 u+ C6 a4 P5 [
該軟體也支援新思科技(Synopsys)、益華電腦(Cadence)以及ASIC記憶體智財的供應商等的第三方邏輯合成設計流程。Synplify DSP ASIC提供使用者完全整合標準ASIC設計流程的解決方案。
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-20 04:53 AM , Processed in 0.101513 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表