Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 50303|回復: 30
打印 上一主題 下一主題

[問題求助] 請問PLL的BANDWIDTH為什麼是1/10的reference frequency

  [複製鏈接]
跳轉到指定樓層
1#
發表於 2006-12-26 01:14:36 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
請問先進,
# P. C3 V% A( s6 HPLL的BANDWIDTH為什麼是1/10的reference frequency,可以用清楚的方式解釋,如果式子的推導或許會更多,我所知道是穩定度考量,才設限1/10,: e$ H! C% e4 B0 n% W
1/10是以什麼條件才成立呢 謝謝
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏2 分享分享 頂302 踩 分享分享
推薦
發表於 2007-1-18 15:34:00 | 只看該作者

回復 #1 ahoku 的帖子

PLL的頻寬為什麼必須要小於reference frequency10倍,我想可能是穩定度的考量吧9 ]# G% y% I/ ]! m7 Z
以穩定度的觀點來看,
1 v; e1 }6 u' x* a& x! b假如PLL採用的是CP(CHARGE PUMP)的架構,在推導CP公式的時候,我們是用連續的系統去近似一個離散的系統,而在設計loop-filter的時候也是根據這連續系統推導的公式去計算極零點的位置。
, F' l: h3 R4 v% X5 `CP是以reference frequency來充放電PLL loop-filter的電容,是一個不連續的離散系統,而我們以連續系統去計算的話,當然希望CP越接近一個連續系統越好,也就是說reference frequency越快越好,偏離我們推導的PLL transfer function越小。 . s: N$ l  @( n( B1 h
而PLL的Bandwidth表示PLL系統的反應速度,當PLL Bandwidth與reference frequency(就是CP充放電的時間間隔)兩者差不多的時候,CP非連續的非理想效應就不能忽略了,因為PLL系統也會對此非理想效應產生反應,而當兩者差越多,則CP非理想效應影響越低。3 L' m( N( y5 o$ C4 l) K4 W) L5 }- F
所以理論上PLL Bandwidth比reference frequency低越多越好,但太低的話PLL鎖定的速度會太慢,而且電容值也太大太佔面積,所以一般經驗值用大概小10倍即可保證能穩定,但實際上還是要靠HSPICE模擬過後才知道確實的情形。
/ T6 c! B+ y: E* Z! q; O6 O* u這是我個人的想法,提供給大家參考。 ) k) m" E* k% v/ i: H
也許有更精確的說法或是其他考量 希望各位先進能指正或一起討論

點評

解釋清楚 感謝  發表於 2015-10-1 12:36 PM

評分

參與人數 2 +6 收起 理由
gyamwoo + 3 good
yhchang + 3 Good answer!

查看全部評分

2#
發表於 2006-12-26 16:48:02 | 只看該作者
個人認為, bw設1/10並不是為了穩定度的考量.
, I- U' P7 G- U& i而是為了, 減少reference spur而設計的, , D5 Q4 b1 K4 N
但1/10一般來說是不夠的, 至少都要1/1xx, 1/2xx才夠!  }/ @6 V! l5 R5 p
因為這是trade off的考量, 當你BW做的愈小, - w8 O% w" Q% |4 m9 S
VCO的noise就會濾的愈少! reference spur也就愈小,
) T- t- h  \4 o5 g  t所以這是要看應用再來考慮BW要做多少!
3#
發表於 2007-1-17 09:37:43 | 只看該作者
low pass filter  2 order 對系統來說是 3皆
; z* ]; E, Y5 \' g# c: z( `那 如何挑選合適的 filter ?  2 v; c5 b1 M2 I2 Z
trade off 考慮點( b( m, y- U& H9 M- y

5 k/ L7 ^4 j" z0 R3 U0 M/ Y) |還有  hspice 能 simulation lock range & capture range 和 frequency  ..3 X$ f4 I/ D/ ~; }; g# G
公式可以推出來 但是很想知道 , sim 和 real chip 會差多少 .
4#
發表於 2007-1-17 11:35:00 | 只看該作者
大部分的pll, 在loop filter應該都是選用passive 2 order的方式
! m/ ]/ i: x( T! b/ [# R而且, 每個都長的差不多.5 {, q) W% t9 N+ t
而差別就是在你的pole, zero要放在什麼位置!
  z* b. H/ K- K你希望filter是濾掉何種頻率的雜訊! 什麼時候可以鎖定頻率!- _) B5 M. q# M5 M
至於你說的sim和real chip差別, 那就跟你是在那裡tape out有差囉!
4 i( e, E2 a) D% ^8 |TSMC和T like良率一定差很多, 還有你的架構也是有點關係,/ `2 w1 g5 O! _8 H2 v8 u: f8 D0 O* G
LC tank我認為就比ring oscillator還容易不準!
5#
發表於 2007-1-18 15:30:49 | 只看該作者

回復 #4 evantung 的帖子

LC tank我認為就比ring oscillator還容易不準!
5 M5 }3 V6 b8 B, W: T
) J" u" d6 r3 n' U7 v不知道你指的是simulation 與measurement 比較之結果
* c* W: I8 `( u還是量產後之良率?; G6 J6 t# ]" v3 u) P" }
on chip Inductor 應不會有多大的variaton
( p% Y# }9 O5 A% b, @! p# LVaractor 及MOSFET 與製程變異較有關% l" l0 t2 J! q, T
LC cross-couple VCO在設計時 只要有FET, Inductor, Varactor 的RF Model
, _- Q3 X5 A( i+ w% o另外 再注意Layout 的parasitics  量測結果應該還算 OK
6 ~* l6 V, N9 W) Y' {關鍵在於process的穩定度  只要每個Lot都能控制的好  不要差太多
% Y' F3 h8 \6 F9 T2 ]+ f3 L一般而言 都能根據measurement 來修改 在下一次的MPW  tune 到所要之freq range' c( f" o7 r3 ]5 X7 ]
量產後之良率 就與foundry 製程 穩不穩 有關了
6#
發表於 2007-1-18 15:32:44 | 只看該作者

回復 #4 evantung 的帖子

LC tank我認為就比ring oscillator還容易不準!; K! z" {+ O' \' Q4 R4 b
' G1 R6 S% z) i) k
不知道你指的是simulation 與measurement 比較之結果
+ G' K" _4 W5 }5 d) Q: o8 p7 ^: q還是量產後之良率?( Z1 M- l5 s! G
on chip Inductor 應不會有多大的variaton ; C: Z1 ^: y* E4 K
Varactor 及MOSFET 與製程變異較有關
" |: ^( P. N# s2 V1 {' P* WLC cross-couple VCO在設計時 只要有FET, Inductor, Varactor 的RF Model
; k3 G. _2 m) P8 ^4 x5 b另外 再注意Layout 的parasitics  量測結果應該還算 OK
. k0 e5 E" G7 f* D3 y關鍵在於process的穩定度  只要每個Lot都能控制的好  不要差太多5 b3 s3 k" e7 W# f4 K# w7 j
一般而言 都能根據measurement 來修改 在下一次的MPW  tune 到所要之freq range
9 |- B5 T$ @- g; c量產後之良率 就與foundry 製程 穩不穩 有關了
8#
發表於 2007-1-19 11:06:26 | 只看該作者
monkeybad的說明, 真是太淸楚了, 忍不住要讚美一下.# O/ y+ c/ F* Z% G$ r7 j7 q

* s7 y- e' T. u" L- K0 k, {另外, 我不是指量產後的產品囉!
9#
發表於 2007-1-19 12:06:27 | 只看該作者
我也給7樓按個 "好"
6 S  Q4 w, R8 s8 I
7 _, s4 m  Y8 h, A補充一下給大家參考- h, ]( y4 ?5 S% e
, w& W  S& Z; `8 A: s, e' V
在ADPLL的設計中考慮到locked後的phase error的話, 這個值太小是會有問題的 (太大肯定是不行的), 在只要lock frequency時, 反而沒有這方面的限制了
* P% e, l4 S) N6 V; e2 h有時下線成功跟失敗的差別會變成lock phase 跟lock frequency的差別而已
10#
 樓主| 發表於 2007-2-17 22:10:59 | 只看該作者

謝謝先進們的指導,另外再延續9樓tommywgt的結論問一下

在locked 時,phase error小,是指 pfd相位己鎖住,由pfd的dead zone所產生嗎,如果是這樣的話,這種在time domain是什麼樣的jitter呢,個人看法是Determination jitter(DJ) ,這種Jitter是否看規格可否容許來決定嗎 ,如果想改善要改那裡著手呢," t- V, Q5 M8 c
再著想請教一下先進們,下線完測量,通常是那幾個  paramter跟預期有很大的出入,謝謝
11#
發表於 2007-2-19 01:41:47 | 只看該作者
在LOCKED時, 所量到的JITTER, 可能造成的原因錯綜複雜. 很難幾句話說明. 其中PFD的dead zone也只是原因之一
+ o: H7 {5 b: Q# q  ~" n8 M
; \3 _  U2 M" K$ I; n6 j% M我個人認為由VCO本身所產生的JITTER比較容易表現在CYCLE TO CYCLE JITTER, 由PDF的DEAD ZONE所產生的JITTER是因為在這個區間內PDF不會有反應, 使得PLL無法TRACKING這個區間的PHASE ERROR, 因此在TIME DOMAIN中LONG TERM JITTER時應該會多出這個DEAD ZONE的JITTER大小, 我個人認為這個JITTER在JITTER STD DEV中不會是NORMAL DISBURTION, 而是比較像ZERO MEAN WHITE NOISE的型式. 這個JITTER值是否為你所說的DJ我並不曾好好研究過DJ這個名詞, 在Lecory的一份WHITE PAPER中有詳細介紹JITTER的種類及量測方法, 有興趣的話可以上www.lecory.com找一下. 不過我在量JITTER時都是用高檔的示波器量的, 所以那個PAPER我只有看過就沒再仔細研究. 但是如果你想內建量JITTER的BIST的話可以參考一下.8 s/ X! r0 K( ~
* ^4 Y; y# y+ {! X; h
很多PAPER宣稱可以做到zero dead zone, 這部分我非常懷疑, 這部分我曾經跟一個有名的教授討論過, 他的說詞是在某種程度之下就可以視做zero dead zone, 只要電路跟模擬能說服人, 他們在review paper時也就能接受. 反正呢! PFD的dead zone愈小愈好, 在我看來, 好的PLL還是要Fully做.0 ]" K1 N: {; s  ?+ j0 _
$ o+ V5 C% v8 g( i( a1 D& }
在我做過的8顆PLL IC中量到的PARAMETER出入大的...好像都是CLOSED LOOP差的比較多, 我想可能是模擬時間不夠久或者CASE不夠多, 但是大家都知道那個模擬好費時, 所以.....哈哈
' @+ r2 W+ V% s- ]# \1 t單一MODULE的量測都跟SIMULATION沒差太多, 每一次的量測值都是在TT跟SS CASE之間(比較接近TT), OSCILLATOR的工作範圍因為會比模擬的小常令人覺的很不爽.0 j) K- a, l; t# g( c

& l6 O. a! N- ~8 [5 O$ z你現在是學生嗎? 碩士班? 加油吧! PLL的電路都不大, 但是細心跟苦工倒是不少...

評分

參與人數 1 +3 收起 理由
yhchang + 3 回答詳細

查看全部評分

12#
發表於 2007-5-19 00:00:18 | 只看該作者
我不知道大家在設計PLL是參考何種架構與理論來設計的
$ n# D/ z  y& b/ w$ \9 D1 Q就以我個人以前設計PLL的經驗,我一方面參考IEEE Journal paper,另外一方面則是從Behzad Razavi所著的一本"Design of Analog CMOS Integratd Circuits"中學到如何設計PLL
  K* [7 h! A. {4 B. ~7 j* r在設計PLL時,因為PLL是屬於一個閉迴路system,故而它裡面的子電路的各個參數都是習習相關的,亦即每一個子電路的改變與變化都會引起連帶反應$ j  e6 F! J0 ~4 [6 A
在Behzad Razavi的書中有列三個很重要的參數,分別是charge pump current, damping factor和vco gain,這三個參數會決定整個PLL的performance,而其他如PFD, pre-div和pos-div較屬於digital circuit,所以就比較不是那麼重要
% [5 R8 p# {- B- L7 b- x就以我個人以前設計PLL的過程來看,PFD雖然有dead zone的issue,但它並不是造成PLL中jitter過大的最大主因,一個PLL會不會動,有沒有好的performance,幾乎都決定在charge pump current, damping factor和vco gain三個參數身上,其中又以vco gain最為地重要( c+ I' H3 D+ u1 t, ^
vco是整個PLL電路中最直接影響jitter的成因,同時也是整個PLL電路中最難設計的電路,除了要high frequency, low current,更要有較有的抗noise能力及寛的frequency range,如果VCO電路作的好,其餘的電路就好作多了4 q  [) ?5 c1 q1 b
其實,如果model夠準,而且design range作的夠大的話,其實PLL要動並不難,就以我們之前所作的PLL,pre-sim和pos-sim會有一些差距,在量測上,chip和pos-sim基本上兩者的performance並不會差的太多,而在量測PLL上,絕大部份只有量測output frequency正不正確,整體的功耗多少,其餘的就是jitter的量測,目前jitter的量測都是直接使用示波器上的功能直接量測就可以了,所以PLL的量測參數其實並不多,但要評斷PLL的performance絕大部份都是以jitter值為多少來評斷

點評

感謝分享經驗  發表於 2015-10-1 12:37 PM

評分

參與人數 6Chipcoin +5 +18 收起 理由
points + 5 講解清晰
faith2001 + 1 很受用!
yhchang + 4 熱心助人!
hawka + 5 Good answer! 十分精闢的見解
sjhor + 3 樂意分享好經驗!Good!

查看全部評分

13#
發表於 2007-11-27 22:43:55 | 只看該作者
真是感謝大大的分享~現在正專研類比領域,正想說鎖相迴路應該如何著手,正好看到這些經驗分享,受益無窮啊~~~使我有新的想法~~~感恩喔~
14#
發表於 2007-11-29 23:51:48 | 只看該作者
迴路頻寬為參考頻率的1/10是為了穩定性考量
: V. \9 Q/ B0 K2 d2 |  N) r( c' d- M, ?當然, 迴路頻寬大小和相位雜訊、鎖入時間等有關係% \( q- f5 D  W* B
但就標題這句話, ㄧ般都是指穩定性+ k% V  k7 ]% c+ N) x; ?9 I
這是有理論根據的! y% H( j2 b0 i6 e7 F
但是現在手邊沒有那兩篇論文  r  T) u' a: f8 |! M; X, j/ p
印象中是出自IEEE Trans. Communications2 B5 D  E/ ?" ~3 a& i8 I

8 N" r4 ?% f: C! Z8 s: }) I1 I這是我上過台大劉深淵老師的講座, 他有特別解釋過這個問題喔
15#
發表於 2007-12-4 11:52:23 | 只看該作者
我也常聽到loop filter要小於reference frequency的10倍,不過是不是小於10倍就能
# ~" j9 ^0 e7 c; P符合我們所要的需求還是在simulation一下才比較準哦!!
16#
發表於 2008-1-3 18:21:52 | 只看該作者
For the stability issues, by Liner approximation of non-linear discrete system.1 S% y7 ]/ k3 b  O; q1 s$ P
You could refer to F.M.Gardener for detail loop analysis.
17#
發表於 2008-9-18 16:51:21 | 只看該作者
我看得paper上说这种选择是为了增加线性度,提高模拟的线性,便于分析和公式的推导
18#
發表於 2008-9-19 11:13:54 | 只看該作者
monkeybad的說明,~~~簡單又直覺....另依種想法....不錯喔....
, @! f, y! I9 P3 Egood
19#
發表於 2008-9-21 17:08:57 | 只看該作者
現在正專研類比,看到這些經驗分享,受益無窮,monkeybad的說明, 太淸楚了
20#
發表於 2008-9-25 18:51:04 | 只看該作者
我想這各問題如果有上過台大劉深淵教授的課應該就會很清楚,這絕對是從穩定度上的考量,而且是有完整數學推倒出來的,我印象中是結果是一張圖,X-軸為damping factor,Y-軸是natural frequency,由於要取兩者之叢集,並利用一般設計會取damping factor=0.707來當固定數,而從曲線圖中就可找到相對應的natural frequency,其值大約是0.1,故會取十分之一的理由在此,3Q~
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-17 01:38 PM , Processed in 0.137518 second(s), 20 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表