Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 25003|回復: 19
打印 上一主題 下一主題

大家都如何進行IP評估或驗證呢?

  [複製鏈接]
1#
發表於 2012-4-16 16:09:34 | 顯示全部樓層

新思科技推出業界第一套完整音頻IP次系統(Audio IP Subsystem)

經整合(integrated)、可配置(configurable)之軟硬體解決方案 可支援最新音頻標準之「插入式(drop-in)」音頻功能 , q/ w: U: q* A' x# w8 }
% p& O, r% H2 _% J$ z0 G3 l
重點摘要:
. i- q1 d! z" u/ L  k( O) F1 q. u/ I; h2 U. ^4 Y7 {. h
-          預先驗證之軟硬體次系統可大幅縮短設計整合過程、降低設計風險並加速上市時程3 M. H9 ~4 q, u9 p9 X. p/ _& n( w
-          支援2.0至7.1音頻串流(audio streams),具備24位元精準度並符合最新音頻標準
0 q7 a1 d: [1 a-          經整合的軟體環境實現插件(plug-in)與主應用程式(host application)間的無縫接合3 X5 B) F' V# ~" m3 \5 w
-          提供完整的軟體音頻編解碼庫,包括支援杜比、DTS及SRS Labs的最新音頻標準/ _8 e2 }( l- _) w7 X
-          類比音頻編解碼為線性輸入及輸出、麥克風、擴音喇叭、耳機提供96 dB動態範圍的高品質傳輸連結/ t8 V! V' C8 R4 z: c% g5 i% E
-          可在數小時內完成動輒耗費數周才能達成的音頻IP次系統配置(configuration)5 {1 k& D' G/ N& A8 M) H

7 L$ z% ?, t7 g2 f) \; ?3 P$ T* }. v7 Y(台北訊) 全球半導體設計製造軟體暨IP領導廠商新思科技(Synopsys)近日宣布,針對SoC設計推出完整且經軟硬體整合之音頻IP次系統─DesignWare® SoundWave音頻次系統。該解決方案不但可完全配置(fully configurable),且支援2.0至7.1音頻串流(audio stream)並具備24位元精準度,可有效支援數位電視、機上盒、藍光光碟、可攜式音頻裝置及平板電腦等廣泛音頻應用的要求。
回復

使用道具 舉報

2#
發表於 2012-4-16 16:10:01 | 顯示全部樓層
SoundWave音頻次系統的元件包括:DesignWare ARC®32位元音頻處理器、標準數位介面、類比編解碼(analog codec)、支援最新杜比(Dolby)、DTS及SRS格式的完整軟體音頻編解碼庫,以及包含媒體串流整合架構的完整軟體環境。此外,該音頻次系統亦兼具虛擬及FPGA原型建造(prototype)的功能,能協助設計團隊加速軟體開發及全系統(full system)的有效性確認(validation)。新思科技所提供之SoC就緒的音頻解決方案,可將多重IP區塊(block)與軟體整合並預先經過驗證(pre-verified),大幅縮短SoC設計及整合過程、降低設計風險並加速上市時程。  O0 y/ q8 j3 h6 J; y  {, L, S
$ @' g6 C* _* s$ X
隨著多重音頻內容的使用增加以及音頻應用的取樣(sampling)比例提高,消費性應用SoC的複雜度也隨之提升。再者,新的音頻規格要求更多訊號處理及頻寬,以期在各式音頻格式上達到高品質的聲音重現(sound reproduction)。使用專門的音頻次系統能將主處理器的音頻處理工作釋放出來,如此可降低設計的複雜度,並提升SoC的效能及效率。
9 F, `7 v* L  {
' e5 N' W4 @9 y  G/ \市場研究機構Semico Research公司資深市場分析師Rich Wawrzyniak表示:「預計在2014年以前,每個SoC的平均IP區塊(IP blocks)數量將達到120個,因此設計人員需要一套能協助他們縮短整合IP過程以及管理這些複雜區塊的解決方案。透過一個涵蓋軟硬體且經過預先驗證的完整IP次系統,設計人員無需在個別區塊層級(individual block level)而是在晶片層級(chip-level)就能解決設計問題。藉由推出DesignWare SoundWave音頻次系統,新思科技不僅在IP產業開創了新局,也將加速電子產品開發人員的創新速度。」
回復

使用道具 舉報

3#
發表於 2012-4-16 16:10:38 | 顯示全部樓層
整合硬體 (Integrated Hardware)9 F0 o4 N9 _' M9 X/ C  {3 m! Z* ]8 }- W
, j. A/ P! ?) G& x' D8 g
SoundWave音頻次系統提供功耗效率佳的ARC單核心或雙核心32位元音頻處理器選擇,可同時處理多重高傳真(high-definition)及多重頻道(multi-channel)之音頻串流。該次系統包含支援晶片外(off-chip)音頻傳輸連結的數位I2S及S/PDIF介面,以及HDMI介面的高頻寬晶片內(on-chip)傳輸連結。ARM® AMBA® 3 AXI™/AHB協定系統介面(protocol system interfaces)簡化了整合至SoC架構的過程。
' F; W( i$ C# w6 L8 w6 z
! N6 ~8 V+ F+ E# m1 b# ?0 {* ?; V類比音頻編解碼為線性輸入(line input)及輸出(output)、麥克風、擴音喇叭、耳機提供高品質的音頻傳輸連結。易於使用的配置工具讓設計人員能快速選擇頻道及音訊介面的數量,使得以往利用手動需耗時數周的完整音頻次系統配置能在數小時內完成。此外,新思科技也提供SoC整合服務,協助客戶將次系統整合至晶片中,或是透過客製化達成特殊應用需求。 3 k: J  x; t2 x1 J, D4 Q" g
- L* z% D  V9 ]2 @( z$ X. y( S
專用軟體 (Dedicated Software)
' h( J8 a0 f: X  k$ q- j5 H4 g+ p' V4 {2 }. E/ Y
SoundWave音頻次系統提供完整且可立即使用的軟體環境,其中包括支援最新的多頻音訊格式(如杜比的Dolby Digital Plus和TrueHD、DTS的HD Master Audio、SRS的TruSurround HD4和TruVolume和微軟的WMA 10 Pro)以及熱門的開放原始碼音訊格式(如Ogg Vorbis和FLAC)的音頻編解碼。
回復

使用道具 舉報

4#
發表於 2012-4-16 16:10:48 | 顯示全部樓層
SoundWave音頻次系統的整合媒體串流架構含有編解碼器以及聲量控制、等化處理(equalization)、環繞平衡(surround balance)等音頻後處理功能,該架構允許軟體編解碼及後處理軟體易於次系統中進行實例化;此外,根據產業標準GStreamer多媒體軟體所開發的音頻插件(plug-in),能讓設計人員快速將音頻次系統軟體整合至主應用軟體(host application software)中。
& E$ d, ]+ x6 o1 u7 k. \  X0 z" v: }3 f: Y; j
虛擬及硬體的原型建造 (Virtual and Hardware Prototypes)' q% Z) Z# n" ^  t

6 b7 U9 S- H, B8 C. [! L  d1 N4 P在開發軟體內容豐富的電子裝置時(特別是針對行動及消費性電子產品),設計人員不但需要將日益多樣的軟體內容納入設計考量,還必須面對軟體開發以及軟硬體整合的挑戰。為了縮短軟體開發的時間,新思科技SoundWave 音頻次系統的Virtualizer™虛擬原型建造,可協助設計人員在矽晶產出的數月前便能進行音頻軟體與應用軟體的整合。該音頻次系統的HAPS® FPGA原型建造解決方案可達成快速的軟體開發,並為全系統整合及驗證提供可擴展的平台(scalable platform)。 $ P0 M8 a! b4 y* G
3 r# x3 m4 D+ |- c% ~2 O2 U
新思科技IP及系統行銷副總裁John Koeter表示:「設計人員不斷調整方法以因應日益複雜的SoC設計,IP解決方案也需跟著精進。軟硬體的最佳結合能有效支援設計上對效能、成本、功耗及時程的需求。DesignWare SoundWave音頻次系統提供預先驗證的完整端對端(end-to-end)音頻次系統,協助設計人員大幅縮短概念(concept)到實作(implementation)的時程。」
回復

使用道具 舉報

5#
發表於 2013-5-22 14:27:06 | 顯示全部樓層
Principal Product Engineer-----DDR IP
/ f/ i! [/ j0 b% o7 g公      司:NO.73-One world top EDA company5 X! u  l4 {0 m
工作地点:上海/ T0 ^; _# {; ], A4 r* U- f, I! ~
) L3 v% |7 T5 x
Position Description: : v1 @& H* O0 S( B0 D. C
Our client is looking for an individual to work in design IP team. The group provides configurable DDR memory controller and PHY IP for ASICs. The job will be mainly focused on providing post technical support to customers; however there will be a variety of other engineering tasks that will allow the candidate to expand skills and responsibilities.4 w. Q( r; M/ f3 I! r. k: a
! l2 g# G  k. R7 {
Provide technical support to customers for integration of IP into ASICs including:. k: Q6 C$ t2 H
- Debugging of customers’ simulation or silicon issues. ) C% u: J" X" K" ^/ F7 {! Z
- Reviewing of customers’ design integration of our IPs.
- J  R# e+ V; z3 F0 j4 {- Reviewing static timing reports to assist with customers’ timing closure.
5 ~' @2 K  x, f% D. i2 t/ P- Answering technical questions about IP operation.
" O; z+ y3 A+ m; v7 A. }- Train field engineers in IP operation.
( _8 M& p% v9 e- Interface with the R&D Team to bridge product improvements and resolve customer issues.
# w. v1 t1 V7 ~# Z& I. M6 k
( Y2 Y; G4 `" V: b- s. G2 l4 y$ fPosition Requirements: - ?( G- D3 o" l0 J/ I( l) Q3 w; f) q
- Excellent oral and written communication
* U) M; r* o9 L+ F4 l  h. L- Good English communication skill3 I4 I( n) ^3 T, {8 b) A7 u
- BS 8+ years of prior work-experience or MS 6+ years of prior work-experience: [. j! @) c2 @# }( t
- All front-end skills – RTL design & verification in Verilog, synthesis, static-timing analysis, DFT  |7 c: G0 M& ?; ~
- Back-end skills – place & route, physical verification, timing closure3 l9 M0 C' L5 C
- Time management skills sufficient to balance multiple high-priority projects.
+ J9 h9 h0 H  |3 N) Q- Willingness to learn new skills and perform tasks that often go outside area of current expertise.
5 a9 H9 T9 X5 N4 W$ D: U) ^! i5 P, Q. Z* q) g5 @
Additional Desirable Qualifications:
: @8 a8 A7 y/ t- Experience with Static Timing scripts and report analysis0 ]* D. B+ Y8 ~- \- S5 z5 C
- Familiarity with DDR memory operation, system applications, AXI, OCP, AHB+ z, d" `2 R  W% s! e( r
- Familiarity with Frame maker/ F% a7 e$ s: a# c' o' n0 W
- Scripting – in Perl, TCL, etc..
回復

使用道具 舉報

您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-4 10:07 AM , Processed in 0.113007 second(s), 20 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表