Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 13074|回復: 9
打印 上一主題 下一主題

[問題求助] how to choose VCC or GND to prevent noise?why? THANKS!

[複製鏈接]
1#
發表於 2006-6-22 09:16:39 | 只看該作者

how to choose VCC or GND to prevent noise?why? THANKS!

how to choose VCC or GND to prevent noise?why? THANKS!
2#
發表於 2006-6-30 14:21:26 | 只看該作者
您是指 Analog Power / GND Pad 或是 Digital Power / GND Pad 的選擇或是其他事項??
3#
發表於 2006-9-1 16:55:40 | 只看該作者

提供一些前輩的理論

常常被指導, GND 越完整越好, 或是VCC越完整越好....諸如此類的話聽到我都覺得怎麼大家都是說這一套% M7 G" h# c' k5 A' G
但實際 LAY 板子, 誰都知道有其困難度去保持GND 的完整: G3 H5 ?3 Y/ M0 ]$ h
最近跟日本顧問一起做案子1 T' `) d( M7 T8 U
他提供了一個他很在意的地方, 我也覺得還蠻有道理的8 y; a# o  w! p+ k! b& m9 I
在特別敏感或是特別容易帶出noise的訊號源, 其參考GND若無法保持完整,
3 o- I/ @4 m1 s# O7 O' P! p要找一條最短的路讓return current 跑
/ v' j2 B0 s- |, c0 N$ [: t; W因為所有的訊號有分正與負極, 負極的feedback會找電阻最小的路徑走,
6 e- c# S1 n* H1 c5 S3 G* f) n故, 若沒有找最短的路徑讓它回去, 就容易亂竄而影響到其他訊號
# ^! o( K6 t4 {* O  ]' \$ h6 T講得有點籠統....
4#
發表於 2008-10-23 10:17:21 | 只看該作者
你的意思是指电源地线要构成环路?这样电阻会最小?……………………
5#
發表於 2008-10-29 16:16:40 | 只看該作者
從那裡來就從那裡回去....
5 f, e/ `9 S% o! n  I 注意訊號的流向....和返回路徑...電源的流向....避開不必要的 電源( Analog 和digital power )....
* Z. p1 z9 Y1 W8 I及 PLL 的電源和地與其它訊號的隔離度...0 s, @. ^: n. S9 L3 s% _' `/ [
電源和地的迴路越小...所產生的迴路電感效應就越小...自然的noise...也會變小...8 r6 u$ F& O4 [" V  \3 j, C
建議你可以參考Signal Integrity 的相關書籍可以幫助你了解一些layout know how and know why....
0 I; G0 F! `: h" l/ t. q8 I) B; E5 E# _個人推薦以下兩本書...
5 C$ S8 Y6 G" I, c6 `1. Prentice Hall - HIGH-SPEED DIGITAL DESIGN, A Handbook of Black Magic
! c8 t' j! N7 W" ~$ h  {  S- F2. John.Wiley.and.Sons - High-Speed Digital System Design, A Handbook of Interconnect Theory and Design   Practices* _8 X3 n; D* ?& P4 J+ a6 _
+ Q& j: j8 ?  F# u7 ?) _- x# g2 Y
有問題在歡迎詢問囉....
6#
發表於 2008-10-30 14:48:22 | 只看該作者
感觉那两本书是做外围高速PCB版的,内部IC Layout该怎么做呢?
7#
發表於 2010-11-18 20:53:37 | 只看該作者
原則上在APR區域的最外圈會圍一整圈的P/G,
% d. G; c' Y. Q+ a越寬越好, 但太寬die size就會越大, 成本也會變高,: I6 h# i& q, V3 v# G8 _& C' n% K: |
然後在APR區域, 每隔一段距離就會再加一條P/G,
1 [& p+ R9 R0 O; o% b2 v/ `連接到最外圈的P/G, 間隔越小越好,
7 a$ w0 c  B7 a' f2 d1 G但因加了太多條, die size就會越大, 成本也會變高,
- _- I  Y2 d1 s故我的問題是間隔用的P/G寬度是否可以小於最外圈的P/G?
5 F+ P( f6 t( ?; O! k( D這樣子成本就可稍微下降.
8#
發表於 2010-12-9 12:37:06 | 只看該作者
回复 klim:可以的!
9#
發表於 2012-1-18 07:51:39 | 只看該作者
GND PLANE 的確難以保持完整,但可以使用0歐姆電阻跨越溝槽
$ S$ ]( p% {1 d+ |電容也可以,但技術要求較高
10#
發表於 2012-1-18 07:53:23 | 只看該作者
電容還是不建議用在同電位的跨接啦!
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-4-29 08:57 AM , Processed in 0.113006 second(s), 17 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表