Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 35237|回復: 22
打印 上一主題 下一主題

[問題求助] what is native NMOS transistor ?

  [複製鏈接]
跳轉到指定樓層
1#
發表於 2008-11-26 08:44:53 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
Dear friends, y3 R& a( s: t' o+ [9 b1 B$ x
what is native NMOS transistor ?
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂169 踩 分享分享
推薦
發表於 2009-1-7 10:00:01 | 只看該作者
Native這個字的意思是"原生的"1 t4 h$ T* y9 a+ \4 L% t" K
在製程上不用加任何光罩, 就可以得到這顆NMOS
" c6 o* z, V- c" Y  r( f" Y( \; \4 m8 S; J' S
2 v3 O% i  {& e0 z0 X
VT接近0剛好是Native NMOS的重要特性3 y1 i$ F! t* T: ]6 ]- [% C
有甚麼好處呢?
) ^  h; S" h: M  d2 [9 S拿來當source follower沒有壓降, 不會犧牲headroom
( }! f1 ~; a: K& s8 gCommom mode不夠時候也可以拿來用4 Q7 Z0 `& {1 l% ]0 W1 T

# c8 \7 D, x% b' }, O# S[ 本帖最後由 alab307 於 2009-1-7 10:01 AM 編輯 ]
2#
發表於 2008-11-26 10:27:30 | 只看該作者
I'm not clear,just know Vth is very low ,near zero!
3#
 樓主| 發表於 2008-11-26 12:07:28 | 只看該作者
難道是耗盡型的NMOS,異或是未作閾值調節的NMOS。不知道我理解的對不對?
4#
發表於 2008-12-9 13:02:15 | 只看該作者
不管是native VT  NMOS或是zero VT NMOS) {. b  t" W3 p" E. X" _* J
與一般NMOS相比都只是VT上較低的差異而已3 ~5 ?: X( E: d4 w( b% |( U4 t2 J
(當然leakage是比較高)
- }" h. u: t1 E4 |' R  r一般而言需要額外MASK來調整VT/ Z, \" J/ n* t( l
你可參考FAB提供的data (depend on process)
5#
發表於 2008-12-9 16:20:48 | 只看該作者
the Key is “能带来什么优势(好处)”
6#
發表於 2008-12-9 16:42:58 | 只看該作者
原帖由 semico_ljj 於 2008-12-9 04:20 PM 發表
6 r" v- N" c- |, k3 M! fthe Key is “能带来什么优势(好处)”

, W/ s6 ?6 z6 q, G* M6 K- \3 F我想是不同的需要吧,谈不上好坏吧?你需要就用喽。
7#
發表於 2009-1-6 22:08:17 | 只看該作者
我也遇到这样的native nmos,Vt接近0
1 i( x3 K& h+ _  U- M6 }特别是针对提供很多MOS的工艺,应如何来選擇相應的mos做設計,請提出一些建議2 ~8 d7 A- d1 J. C" g( w
謝謝
9#
發表於 2009-1-7 10:55:13 | 只看該作者
舉個例子...
: Y* k1 A3 X0 }+ D& ^+ P當你欲做個 charge pump , 如 dickson charge pump .
, r$ H( u! w* X3 z! \內部會出現一整串的 nmos diode connect.
* |3 s( J+ ]! Y8 g' E這時 Vth 會吃掉 pump output high limitation voltage level.' f! ]; x5 ?8 k5 j' t( ]( e, m
- m- ?. B+ w) i8 `( j7 F9 T6 Y
有這 native nmos ; 幫忙  就容易多了.  況且. charge pump 對 leakage 容忍度稍高一點.
1 g4 S2 u- e7 m; W4 o! _漏一點. 效率維持高一點.  還算 OK ....
' m/ T# }# Y, s4 |; B! ^5 @0 J3 [5 a
共勉.
7 t. Z' I. m: W7 I/ }  q9 f
10#
發表於 2009-1-7 11:03:07 | 只看該作者
我的理解  nmos diode 串 是限壓用
! \) k% @. X7 ~% F5 P8 _- ~/ x" A( C) G) f; s5 J" e
把 vth 用到 0 那要串幾個 nmos 才夠...8 L( u. J( a. j: z  r# s
% j5 C8 Z* N. V& J
若有不對  請告知...感恩!!
11#
 樓主| 發表於 2010-1-15 10:50:00 | 只看該作者
帖子发了这么久了,还有人关注,真是谢谢大家!
12#
發表於 2010-1-18 10:26:09 | 只看該作者
The native device is also the so called depletion mos, while for usual mos, they're enhancement type. For depletion mos, the most interesting part is even when there's no voltage, a channel has already established between drain and source. This will bring quite a lot convenience in many designs.
13#
發表於 2010-5-1 12:22:49 | 只看該作者
增强型nmos在制作过程中增加pwell
0 F4 B  Z0 h8 D9 J8 C2 |# enative nmos就是在psub上制作
14#
發表於 2010-5-3 10:13:20 | 只看該作者
增强型nmos在制作过程中增加pwell" T; T) D+ h7 x1 l/ [2 n
native nmos就是在psub上制作$ B2 ~2 C  V% G3 B- a$ a2 p
nepuba 發表於 2010-5-1 12:22 PM

' J% \5 e: {# o6 P& z/ q6 O
) b* N7 y) n" Z" q. h& N) o9 G$ H) |8 L' o' w- L* g
    沒錯,以TSMC而言在Layout上差了一個NTN layer。
15#
發表於 2010-5-5 11:06:23 | 只看該作者
好处多多。。
16#
發表於 2010-5-9 21:12:37 | 只看該作者
native MOS最大的优点:因为VTH接近0 在做buffer时几乎不会有DC的偏移
17#
發表於 2010-5-12 18:04:34 | 只看該作者
好资料每页都看完了
18#
發表於 2010-7-16 16:57:44 | 只看該作者
拿來當電容相當好用$ F/ Q: I* S3 r9 C
尤其當端點電壓不高時
19#
發表於 2010-7-16 19:28:37 | 只看該作者
Vth = 0?? 表示我 vdsat 可以以 normal nmos 大很多,低電壓操做更容易操作在satu?- S' q: X% O7 I" p5 W
使用這個 mos 除了這些好處之外, 有沒有什麼缺點,使用時有需要注意什麼嗎??
20#
發表於 2010-7-16 23:29:43 | 只看該作者
印象中, mismatch的效應似乎會比一般的mos嚴重, 如果因為低電壓操作而使用native device, 可能會增加offset.
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-4-27 11:55 AM , Processed in 0.127007 second(s), 17 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表