Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 13860|回復: 27

[問題求助] PLL中的控制電壓?

[複製鏈接]
發表於 2008-10-26 22:52:31 | 顯示全部樓層 |閱讀模式
各位好
6 O6 l; i6 Z, J8 C0 y( `% F( \今天在meeting時,老師似乎提到一種展頻PLL的方式" p4 e$ C1 |- I4 N# C/ u$ _4 |- E
是等PLL的控制電壓穩定後,使用某一種負回授方式先將控制電壓穩住(PFD,CP不動作?)! W* q8 ?# l5 R" ^' c: ~
然後再開始展頻的功能。
- [" K/ r- Z$ d, m小弟這整天遍詢IEEE上有關SSCG的論文,但找不到使用類似方式的paper
5 e, a3 X9 Z4 j  {* z; ?$ ]6 J0 m  `4 B不知道是我的搜尋方向錯誤嗎?5 i# y: o& [& ~3 u2 L
還是我的認知錯誤??
  ]/ j) P8 i9 W7 e; K( o+ _" P7 |8 K7 d- e+ W: {7 ]6 _' W3 s5 m
能否請有經驗的前輩提供一些關鍵字,好讓我能在ieee上尋找相關的論文來參考一下" n% q  N' z( P1 T
謝謝
發表於 2008-10-27 01:08:17 | 顯示全部樓層
你用SSCG + PLL這兩種關鍵字在IEEE查應該就會有了吧" Q$ Q3 E/ q2 I3 ~5 V+ t  C
我印象中有一種SSCG的架構是在LPF和CP上動手腳% j/ P2 L& G4 Y7 j4 k4 T3 c
原本發表在IEEE有一種架構,後來又有人把這種架構再稍加變化改進,故而有兩個版本
# Y$ H# ^$ A0 i! p5 W9 c你看一下它的function block應該就能夠理解
( m8 s% t: G) x. F; M5 ~4 R1 _' m9 n7 d
你描述的方式我不是很能夠理解: E1 m6 K7 x  ]
不過,我之前曾比較過PLL+SSCG的架構作法,不外乎從divider著手,或者從LPF和CP上著手這兩類. `, ^3 ~# y2 L" \" k
你的老師所提的應是第二類的架構,我印象中篇數不多,應該很好找
發表於 2008-10-27 11:43:31 | 顯示全部樓層
你何不直接去問教授是參考哪一篇paper的文章 不然IEEE有關SSCG的paper很多也不好找吧
) q9 e; y6 ^5 S4 t( m1 y另外就我的認知 如同Finster講的一樣 SSCG大致上分成兩種方式
6 u$ g% z* O! R! d6 {一種是類比調變 就是在VCO的控制電壓上面動手腳  K" B; t% d6 ^1 M8 S" V
一種是數位調變 在除頻數上做改變 來達成調變的效果 而且採用sigma delta的概念來消除週期性的突波
4 u& C3 }& ^3 u4 r& L1 P! X1 M2 t9 f0 y& w' E# v# z8 e
我之前模擬的時候兩者都有模擬過 不過模擬類比調變時有發生一個問題7 z% ]7 u, O5 w) h% Z! Q0 h* [' i7 ]
類比調變基本上是用第二個CP去改變VCO控制電壓 但是經過模擬後發現 這樣做是會有問題的' e" [2 g* w# B/ X1 _4 [8 c
因為兩個CP會互相衝突 第一個CP是要把VCO控制電壓鎖定在一個值 而第二個CP是要產生調變的三角波, W' u  |+ Q  E) W: M+ P3 V
所以兩者是沒有辦法同時存在的 一定會互相影響4 N" m* a4 t, w
除非一個打開 另一個就關掉這樣 也因為這個問題 後來我就採用數位的方式去做調變
) D6 d+ d* z) w. f& b" |我猜會不會你們教授講的paper有提出新的方法來解決這個問題呢?/ Z/ `  Q, P8 a9 ~# _* M* @: u$ B

; a4 X) ]* k( C/ L[ 本帖最後由 monkeybad 於 2008-10-27 11:46 AM 編輯 ]
發表於 2009-11-24 16:20:47 | 顯示全部樓層
謝謝大大的分享~知識因分享而壯大!
發表於 2010-1-6 17:12:50 | 顯示全部樓層
謝謝大大的分享~知識因分享而壯大!

評分

參與人數 1Chipcoin -2 收起 理由
poseidonpid -2 敷衍回覆!何不交流點心得?

查看全部評分

發表於 2010-1-7 17:56:58 | 顯示全部樓層
希望可以把那篇paper贴上来!
發表於 2010-1-24 22:15:17 | 顯示全部樓層
謝謝大大的分享~知識因分享而壯大!
發表於 2010-1-25 10:06:41 | 顯示全部樓層
PLL量測電壓值與頻率成反比!你是問這個對吧??
發表於 2010-1-27 10:37:01 | 顯示全部樓層
說的是數位式的切換嗎?就是用很多條Kvco來取代只用一條Kvco來達到的頻率調變方式,這種作法可以使VCO的調變頻率提高 ~
發表於 2010-3-5 18:43:24 | 顯示全部樓層

RE: PLL中的控制電壓?

回復 3# monkeybad 0 Z1 h4 Z: I# p1 ?
現在回這篇好像晚了太多....  }! a* h2 D9 Z+ I$ e2 b# H
但類比調變是可行的, 只是比較難做
+ _& g) C- B3 B重點是要看你灌進pattern的點到PLL out 的transfer function, 再來做對應的調整( PLL bandwidth vs. modulation rate)$ E; E% Q7 N' n' i5 W
印象中microwave journal 裡面有一篇在講FM PLL, 作者把每個可能的位置灌pattern進去的作法都分析過
# `( s7 ~3 Z" E+ }: W- k
  ]" r; {4 \( w1 l通常modulation rate在32KHz, spreading ratio 不會太大, . |7 i% q+ _# V  @4 Z$ k  w+ [
所以你可以想像成是一個在緩慢變化頻率的PLL, 鎖定在一個平均值, 而不是一個不停在把頻率修正回來的系統
. ]  ^7 n3 F8 k8 Q
2 Z: u% v5 g5 W+ A* Z而原po說的那種電路我做過, 講白一點你等於是在PLL裡加了一個可以on/off的展頻而已,
! i* _; S% o6 e# z9 Y- }! `把展頻功能關掉, 就是個普通的PLL, 不須像原po說的那樣另外用什麼機制
4 h; c1 Y; Z9 U/ U. S直接控制VCO電壓是可行的, 也不用說先鎖住之後再打開展頻, 直接開著去鎖也行~
發表於 2010-3-24 18:25:00 | 顯示全部樓層
謝謝大大的分享~知識因分享而壯大!
 樓主| 發表於 2010-3-26 10:05:07 | 顯示全部樓層
謝謝大家!!!( x  h9 t2 H2 B2 u0 E: D6 _
哈哈~~從發問到現在居然快畢業了~~
) P3 U8 G  h7 K5 p長越大時間真的過的越快阿& @! V4 H8 `1 n& ]
老師後來的解釋比較接近 jackrabbit 大所說的方式. p9 [% K7 s5 e# Q
也難怪當初我在IEEE上找不到,其實也不是找不到,而是不會把這樣的功能當作PAPER的 "賣點"; S! O, l( C0 T
不經一事不長一智,希望有天也能有足夠功力幫忙其他人解決問題。
' H- [5 m* w6 F/ |! a感謝各位業界先進的熱心解答! Z! a) J; z, \. p; c3 C
謝謝
發表於 2010-4-26 23:09:32 | 顯示全部樓層
就目前經驗而言 mode clock 一般在42KHz 比較理想
! ]5 b: M6 h) C類比和數位均可實現。類比實現最好不要連個CP都ON 而應該是單一CP ON 即可。
發表於 2010-6-27 16:01:23 | 顯示全部樓層
我只會最基本的耶...# }# P' J2 e3 Z- c

# _5 x& m8 w4 R4 q* T所以幫不了忙!
發表於 2010-7-1 16:14:32 | 顯示全部樓層
小弟是新手 謝謝大家分享經驗
發表於 2010-9-15 15:20:19 | 顯示全部樓層
謝謝大大的分享~知識因分享而壯大!
發表於 2010-9-23 21:49:10 | 顯示全部樓層
謝謝大大的分享~知識因分享而壯大!
發表於 2010-9-27 13:35:00 | 顯示全部樓層
我也想看看那篇文章@@
3 o5 u' v9 t( ]+ B初心者+1
發表於 2010-10-12 17:59:13 | 顯示全部樓層
謝謝大大的分享~知識因分享而壯大!
發表於 2010-10-13 11:14:16 | 顯示全部樓層
谢谢分享。。。
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-4-16 10:51 PM , Processed in 0.133007 second(s), 20 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表