Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 4936|回復: 3
打印 上一主題 下一主題

[問題求助] ㄧ個Comparator讓它的對稱性更好, VIH/VIL更小?

[複製鏈接]
跳轉到指定樓層
1#
發表於 2008-5-13 22:58:37 | 只看該作者 回帖獎勵 |正序瀏覽 |閱讀模式
最近在做 輸入介面   用的是 比較器的電路  也就是一個簡單的 Single-Stage的 OP來實現.
$ a, b" B' L/ {  p: o. E1 V% w! F: Z但是下線之後  發現測出來的 Internal Signal rising/falling duty相當的不對稱0 B* `) _% i  R' n0 E% \
而且 VIH/VIL 非常的不好   可是模擬的時候  Input 只要比 VREF 稍為高一點或低一點 不用50mv Output就會翻過去了. V( Q. t! w6 p; v( `
但是 Hardware測出來 卻需要 300-400mV 實在不是很懂為什麼模擬與實際情況會差那麼多?
; E2 u7 i2 T3 z4 z/ R. v9 f
% k! ~' e- x3 m+ F這是個 N-TYPE的OP   上面是電流鏡接VCC   下面直接接地.
1 f6 M- a' v$ ]1 a* x# x7 ^5 {$ \* Z5 h' y  y. p
[ 本帖最後由 yhchang 於 2008-5-13 11:01 PM 編輯 ]
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
4#
發表於 2010-11-24 17:27:46 | 只看該作者
請問有~comparator layout floor嗎~~3q
3#
發表於 2009-1-7 17:32:27 | 只看該作者
L用的很小的話,輸入對関的mismatch豈不是更差?offset更大6 ^+ ]/ e9 J, @1 l; H8 \. l
樓主還是用於放大+鎖存之類的比較器提高以gain和速度7 ~: x5 p1 J& m, |/ P+ v( g
同時layout match要做的比較好
2#
發表於 2009-1-6 16:50:34 | 只看該作者
簡單的OP,gain一定不會太大
& \2 A2 |( M6 O' t1 P要3-400mV才比的出來" m: s  O$ |% s/ y& a8 s! y
輸入級的L,應該用的很小/ x  k: J" {+ W% [* d5 ]7 X1 M2 ]# C
導致下線後mismatch很敏感
0 U1 V! S/ [$ ]/ t造成offset很大
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-15 08:44 PM , Processed in 0.099513 second(s), 18 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表