Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 24234|回復: 6
打印 上一主題 下一主題

[問題求助] 請問有關 bandgap 內 op的 spec ....

  [複製鏈接]
跳轉到指定樓層
1#
發表於 2008-4-13 02:48:15 | 只看該作者 回帖獎勵 |正序瀏覽 |閱讀模式
想請問各位先進
1 A! O, J& ^  i7 Lbandgap 內 op 的規格該如何去推論8 l: L* n2 F+ R2 ?  `$ ?" i
如何可以由 bandgap 的spec & Z5 R7 |: i4 j0 A; |
去推知電路內 op的 spec+ \/ M% H; k. Q$ L* T" J! S7 ]! x( Z$ }

! G5 C, Q0 S0 i! S1 \8 P' ~5 v3 E且,在bandgap 內的 op的規格 2 J1 s$ v6 {6 u3 ?5 {7 ^
有那些 是必須考量的,那些是可以乎略的
& y& }. v, u' y0 p8 h% l- m1 W8 `5 x8 l4 J
煩請各位大大給予指示,謝謝!' a- A: r' R- I  ]
9 M! f- i. h/ G8 P& ^6 d
7 j4 M& O/ M& L5 B. h. X- T8 ?; z
以下是 bandgap voltage reference 的相關討論:
4 K' |1 |# _9 Xbandgap voltage reference?
* ]/ @3 [" v4 h8 p) Wbandgap voltage reference?
# f- f5 S% g$ N/ [關於CMOS的正負Tc
3 B4 R9 T5 D% J如何在CMOS process 中做好溫度感應器?
8 ^4 [7 Q! k+ qBandgap 如何做到好的line regulation? / q" n/ v2 E; ^0 c  U
bandgap的模擬問題 (單N,PMOS組成) . A  o3 P2 M$ l/ F; ]' @% r
BandgapDC扫描温度特性时,不能正常工作 , e, ^! I" v" u. ^$ i: R, o& |* @
1 c5 ]- k# q3 v6 A4 S" w
) K, C  m7 {, e5 T$ G+ o6 O
8 G. N' b% O% ?" C  e% q  V+ _# E
[ 本帖最後由 sjhor 於 2008-7-4 09:49 AM 編輯 ]
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏1 分享分享 頂614 踩 分享分享
7#
發表於 2008-8-30 20:19:53 | 只看該作者
樓上 所說的1v OP 很多論文有啊
" j  {7 n5 u4 w3 U0 c- u& vJSSC 2002年 有一篇就是將的是 A Sub-1-V 15-ppm/ C CMOS Bandgap Voltage Reference Without Requiring Low Threshold Voltage Device3 g% r' p5 V; V5 I
整個芯片都是1V供電的。
6#
發表於 2008-7-9 15:59:25 | 只看該作者
如果opamp的supply做到1v一下 怎么来选择opamp的结构呐?
5#
發表於 2008-4-18 10:15:18 | 只看該作者
PSRR與OP gain的詳細公式 我沒有推導 只知道PSRR跟OP gain有關- V1 m2 z+ U9 P$ S* w! G  s8 r. [
不過可以自己簡單推導一下 應該不會太難
( X& _; A' n  Z, |. k6 z! e. yPSRR只是其中一項規格 在做LDO時有規定 模擬時是在VDD灌ac小訊號然後量測輸出的電壓波得圖+ a" C  c8 \. M+ w( W0 X. _
真正電路要測可能要用FFT的方法看頻譜- d1 E/ i  R4 O/ G% n8 g
另外其實bandgap另一項比較重要的規格是 offset voltage/ P9 j0 g/ L  X4 ~% r6 a
要在不同的溫度 電壓下 以及每一顆IC做出來都不能超過一定的誤差: K: V$ l5 f, i5 g. e2 T
這要特別care 因為萬一做的不準 就沒辦法當參考電壓了
4#
 樓主| 發表於 2008-4-16 23:32:58 | 只看該作者
謝謝 monkeybad 大大的回答) @  n+ n3 L+ d9 d+ s2 H( R# y
可不可以請大大再進一步的說明 OP gain 還有 PSRR 對 Bandgap 的影響
1 k5 ^  C% r- q# t( j$ F7 N是否可以在 design op 之前,就可以先從 bandgap的需求
; K: M2 b) Y- M$ U4 L去推做所要之 op 的 spec. N3 f/ K6 Y7 s1 e0 v
例如說, BANDGPA 對 10 % 的 VDD 變化,其輸出要小於 1 mV
, a# Z2 I; C# _那麼可以從此推知 OP 對 VDD 的 PSRR 比較 (是否存在此關系式?)
7 G0 p) C; Q( o此外,OP GAIN 跟 PSRR 或是 BANDGAP 的規格 存在的關系是 ?
! @# ^/ P+ q! z. {5 r4 h! x1 s4 N2 Q1 B! Y: ]
另外,很不好意思的想請問 OP 的 PSRR的量測該求得?' U8 L5 |8 v, v7 ?- p
輸出電路該要怎麼接?' C& v9 \6 y  x: W

, p$ x4 ~  M$ E6 a, Z( {3 M! v感謝大大的幫忙解簽,謝謝!
3#
發表於 2008-4-15 14:03:42 | 只看該作者
The open loop gain of OP should be considered, it will affect the PSRR. ! R) i) `6 C2 K# n. |
Generally, the more high gain can get the more high PSRR.
2#
發表於 2008-4-15 10:24:08 | 只看該作者
1. Offset voltage: [, d; J: q. s+ ^
2. current consumption
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-3 05:14 AM , Processed in 0.102006 second(s), 19 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表