Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 17993|回復: 6
打印 上一主題 下一主題

layout中該注意的事情

  [複製鏈接]
跳轉到指定樓層
1#
發表於 2008-2-13 12:20:04 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
想請問一下 有關 power,LDO...類比方面的各 block 中
/ _0 F0 o- J5 ]
- C( g$ K1 k7 n7 e+ W- ?畫這些線路時你們都注意哪些方面的問題
6 f( R+ a2 E6 V6 F- d; s
% W$ a7 n, e7 L8 n/ o可以互相討論一下嗎. K1 k! a! n/ s- Z: Q1 W. y
4 v( X9 g4 s+ @0 J; R4 a) W5 Y
回答時也請說明哪種 block
2 J0 J9 Q* J! d( K
, U- @3 \0 X3 o) f- ]1 ~, \( W[ 本帖最後由 cindyc 於 2008-2-13 12:21 PM 編輯 ]
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏1 分享分享 頂83 踩 分享分享
2#
發表於 2008-2-14 21:53:42 | 只看該作者
布局前的准备:+ I9 {  Z( U/ p- S" V
1 查看捕捉点设置是否正确.08工艺为0.1,06工艺为0.05,05工艺为0.025./ T; a3 V3 b5 U) ~, h9 A& e2 x
2 Cell名称不能以数字开头.否则无法做DRACULA检查.
' q: O% u# i2 Q) |" e" u3 布局前考虑好出PIN的方向和位置
: l' q1 v  c5 u4 B4 布局前分析电路,完成同一功能的MOS管画在一起+ s; X$ q. m# k$ H+ P
5 对两层金属走向预先订好。一个图中栅的走向尽量一致,不要有横有竖。( T: ]" l, v- r0 w& y
6 对pin分类,vdd,vddx注意不要混淆,不同电位(衬底接不同电压)的n井分开.混合信号的电路尤其注意这点.
+ `0 P5 \7 S) n. Z5 i7 在正确的路径下(一般是进到~/opus)打开icfb.0 `7 @6 R6 L$ {+ n" x+ }% r4 U
8 更改cell时查看路径,一定要在正确的library下更改,以防copy过来的cell是在其他的library下,被改错.
# Q& U/ R1 R2 V  I! e" q4 E9 将不同电位的N井找出来.
( f. t5 M, A3 J7 g( V: j% ~布局时注意:. v6 \, I& d) Z0 h% l4 k6 k& z
10 更改原理图后一定记得check and save( Y. |8 Q3 M: g+ ?7 _+ a1 U; n: t7 e" G
11 完成每个cell后要归原点
' R# ?' t8 v& ]/ g$ q0 K  z/ {12 DEVICE的 个数 是否和原理图一至(有并联的管子时注意);各DEVICE的尺寸是否和原理图一至。一般在拿到原理图之后,会对布局有大概的规划,先画DEVICE,(DIVECE之间不必用最小间距,根据经验考虑连线空间留出空隙)再连线。画DEVICE后从EXTRACTED中看参数检验对错。对每个device器件的各端从什么方向,什么位置与其他物体连线 必须 先有考虑(与经验及floorplan的水平有关).
; L- I1 J7 K. r$ r  c- ~13 如果一个cell调用其它cell,被调用的cell的vssx,vddx,vssb,vddb如果没有和外层cell连起来,要打上PIN,否则通不过diva检查.尽量在布局低层cell时就连起来
$ N* l% |9 S! s/ t! h/ N  h14 尽量用最上层金属接出PIN。0 J" U) h; _8 d1 _/ L
15 接出去的线拉到cell边缘,布局时记得留出走线空间.
: u! K: W! I8 [; X$ V' i16 金属连线不宜过长;
0 Y7 |6 R. ]+ W+ Z+ C3 t17 电容一般最后画,在空档处拼凑。
. |5 T3 z$ `8 i5 a) \  i18 小尺寸的mos管孔可以少打一点.8 j% W$ z6 L# [' e0 @
19 LABEL标识元件时不要用y0层,mapfile不认。6 M5 B# x& ]: _5 ]: V
20 管子的沟道上尽量不要走线;M2的影响比M1小.
" r# H- S6 H, Z  V6 ?0 X21 电容上下级板的电压注意要均匀分布;电容的长宽不宜相差过大。可以多个电阻并联.0 f  E0 y/ U6 V- I
22 多晶硅栅不能两端都打孔连接金属。+ Q$ O! A, E4 s: ?- D5 y7 B
23 栅上的孔最好打在栅的中间位置.' _& P1 Z# h( n5 Z" e% b
24 U形的mos管用整片方形的栅覆盖diff层,不要用layer generation的方法生成U形栅.+ M* `* x+ \: n
25 一般打孔最少打两个
4 D4 V, Z' I9 r9 W. m- _( O26 Contact面积允许的情况下,能打越多越好,尤其是input/output部分,因为电流较大.但如果contact阻值远大于diffusion则不适用.传导线越宽越好,因为可以减少电阻值,但也增加了电容值.1 U% G9 M6 D8 l( N
27 薄氧化层是否有对应的植入层
6 `6 z2 K6 q9 O$ R3 h! U$ O6 v28 金属连接孔可以嵌在diffusion的孔中间.- ]" g  y1 K% n( s7 ?0 j9 ?  e( X
29 两段金属连接处重叠的地方注意金属线最小宽度9 w) P0 [( k3 v. y* q
30 连线接头处一定要重叠,画的时候将该区域放大可避免此错误。" @- m; y: A5 Y' j
31 摆放各个小CELL时注意不要挤得太近,没有留出走线空间。最后线只能从DEVICE上跨过去。+ [9 t, M1 U' `; U
32 Text2,y0层只是用来做检查或标志用,不用于光刻制造.
' i8 m* t5 W8 r+ l33 芯片内部的电源线/地线和ESD上的电源线/地线分开接;数模信号的电源线/地线分开。7 `* H9 r* O' F: T5 H) L
34 Pad的pass窗口的尺寸画成整数90um.$ p9 [3 M  y" g0 {1 j
35 连接Esd电路的线不能断,如果改变走向不要换金属层3 @* t9 y3 K& N" f, Q% J
36 Esd电路中无VDDX,VSSX,是VDDB,VSSB.+ I) L' k( n: v' `
37 PAD和ESD最好使用M1连接,宽度不小于20um;使用M2连接时,pad上不用打VIA孔,在ESD电路上打。
% K" R6 X1 E' I5 e5 D" T38 PAD与芯片内部cell的连线要从ESD电路上接过去。8 X( o* B3 c0 L$ n, H1 X5 |
39 Esd电路的SOURCE放两边,DRAIN放中间。
& R0 Z: s/ S2 w( R6 U40 ESD的D端的孔到poly的间距为4,S端到poly的间距为^+0.2.防止大电流从D端进来时影响poly.1 D8 g. x6 [2 _$ I: W; j
41 ESD的pmos管与其他ESD或POWER的nmos管至少相距70um以上。; n& i. u/ z. }; c: A
42 大尺寸的pmos/nmos与其他nmos/pmos(非powermos和ESD)的间距不够70um时,但最好不要小于50um,中间加NWELL,打上NTAP.
7 p. h/ M" d. J43 NWELL和PTAP的隔离效果有什么不同?NWELL较深,效果较好.1 ~3 t+ T7 h- N6 g. E/ f
44 只有esd电路中的管子才可以用2*2um的孔.怎么判断ESD电路?上拉P管的D/G均接VDD,S接PAD;下拉N管的G/S接VSS,D接PAD.P/N管起二极管的作用.
4 Y8 q& a$ |8 ^6 l, f8 J6 \45 摆放ESD时nmos摆在最外缘,pmos在内.0 \% l4 O8 x/ z
46 关于匹配电路,放大电路不需要和下面的电流源匹配。什么是匹配?使需要匹配的管子所处的光刻环境一样。 匹配分为横向,纵向,和中心匹配。1221为纵向匹配,12为中心匹配(把上方1转到下方1时,上方2也达到下方2位置)21中心匹配最佳。
$ N! A4 j5 E2 H- ~7 z/ ]47 尺寸非常小的匹配管子对匹配画法要求不严格.4个以上的匹配管子,局部和整体都匹配的匹配方式最佳.
. E/ t3 y2 H$ Y; p48 在匹配电路的mos管左右画上dummy,用poly,poly的尺寸与管子尺寸一样,dummy与相邻的第一个poly gate的间距等于poly gate之间的间距.: y' S. }8 E; S# k4 x
49 电阻的匹配,例如1,2两电阻需要匹配,仍是1221等方法。电阻dummy两头接地vssx。
! g4 q  i4 C, h" e2 H. H( v" U2 v50 Via不要打在电阻体,电容(poly)边缘上面.
% G3 [/ y, r( I* |+ u' }51 05工艺中resistor层只是做检查用
# R+ o/ _% b6 j* D# i52 电阻连线处孔越多,各个VIA孔的电阻是并联关系,孔形成的电阻变小.
3 M6 n4 Z+ h( M9 Z( a4 L5 K" x53 电阻的dummy是保证处于边缘的电阻与其他电阻蚀刻环境一样.
. z& @( [0 O, P8 v1 E54 电容的匹配,值,接线,位置的匹配。
1 ^, ]. |3 \  j( ]/ P: o55 电阻连接fuse的pad的连线要稍宽,因为通过的电流较大.fuse的容丝用最上层金属./ p7 y4 \7 D7 n, d
- L; z. g1 V; F% I2 |& i
56 关于powermos# ]! g& B9 a9 p  Z  Q
① powermos一般接pin,要用足够宽的金属线接,
$ w6 b! j* Q2 L# `3 k② 几种缩小面积的画法。6 E4 a9 C# G$ L0 ^9 s- ?
③ 栅的间距?无要求。栅的长度不能超过100um
# H) A/ v$ J5 \" E4 _4 a57 Power mos要考虑瞬时大电流通过的情况,保证电流到达各处的路径的电阻相差不大.(适应所有存在大电流通过的情况)./ A( y; I$ H: Q
58 金属层dummy要和金属走向一致,即如果M2横走,M2的dummy也是横走向
2 O2 Q: g( q" _% H6 b59 低层cell的pin,label等要整齐,and不要删掉以备后用.3 P8 G9 o, H4 a/ V
60 匹配电路的栅如果横走,之间连接用的金属线会是竖走,用金属一层,和规定的金属走向一致。, |/ f9 L! ~4 O. u1 V
61 不同宽度金属连接的影响?整个layout面积较大时影响可忽略.
3 A' A! i; s$ G62 输出端节电容要小.多个管子并联,有一端是输出时注意做到这点.& n, y2 s4 O5 n: m3 @5 \
63 做DRACULA检查时,如果先运行drc,drc检查没有完毕时做了lvs检查,那么drc检查的每一步会比lvs检查的每一步快;反之,lvs会比drc快.
3 r' B1 h& }/ [% i64 最终DRACULA通过之后在layout图中空隙处加上ptap,先用thin-oxid将空隙处填满,再打上孔,金属宽度不要超过10,即一行最多8个孔(06工艺)* [( k: @4 ]: a' R/ t2 E* a( D
65 为防止信号串扰,在两电路间加上PTAP,此PTAP单独连接VSS PAD.2 [8 s! H$ p7 E
66 金属上走过的电压很大时,为避免尖角放电,拐角处用斜角,不能走90度度的直角.
8 l5 S( S% @+ ~% s; r67 如果w=20,可画成两个w=10mos管并联
5 F7 Y- i9 o  d9 d! s* t68 并联的管子共用端为S端,或D端;串联的管子共用端为s/d端.) F  Z8 t9 K5 w8 t! q
出错检查:
6 K9 x0 Q7 K& `# M) C  c69 DEVICE的各端是否都有连线;连线是否正确;, N$ C- U! N- P5 Q
70 完成布局检查时要查看每个接线的地方是否都有连线,特别注意VSSX,VDDX/ F1 |1 |) u5 c/ V5 z
71 查线时用SHOTS将线高亮显示,便于找出可以合并或是缩短距离的金属线。
- s1 T" X. S5 `/ F: _+ B( g72 多个电阻(大于两根)打上DUMMY。保证每根电阻在光刻时所处的环境一样,最外面的电阻的NPIM层要超出EPOLY2 0.55 um,即两根电阻间距的一半。
' O- o0 {# |8 F, {4 S: N9 u73 无关的MOS管的THIN要断开,不要连在一起
, _: r8 S( B- N, D8 g9 [# n74 并联的管子注意漏源合并,不要连错线。一个管子的源端也是另一个管子的源端6 J; ]) ]' H% j& V& @( k6 j
75 做DRAC检查时最上层的pin的名称用text2标识。Text2的名称要和该pin的名称一样.; c  c9 Q& u) v& L# _+ n
76 大CELL不要做DIVA检查,用DRACULE. ( B1 `6 t5 ~3 @. M
77 Text2层要打在最顶层cell里.如果打在pad上,于最顶层调用此PAD,Dracula无法认出此pin.
) H. D+ S( Z( \! t78 消除电阻dummy的lvs报错,把nimp和RPdummy层移出最边缘的电阻,不要覆盖dummy4 f; n9 E4 `0 U" e4 ?$ E* E9 \
79 06工艺中M1最小宽度0.8,如果用0.8的M1拐线,虽然diva的drc不报错,但DRACULE的drc会在拐角处报错.要在拐角处加宽金属线.
5 X0 R# w! G, ^: o8 }/ e2 |9 A80 最后DRACULA的lvs通过,但是drc没有过,每次改正drc错误前可把layout图存成layout1,再改正.以免改错影响lvs不通过,旧版图也被保存下来了.. S# N/ x+ k! [( f  ]
81 Cell中间的连线尽量在低层cell中连完,不要放在高层cell中连,特别不要在最高层cell中连,因为最高层cell的布局经常会改动,走线容易因为cell的移动变得混乱.
+ O8 p8 N1 l; V5 v82 DRACULA的drc无法检查出pad必须满足pad到与pad无关的物体间距为10这一规则.
; U7 j8 l  c( k6 R" I' C/ P83 做DRACULA检查时开两个窗口,一个用于lvs,一个用于drc.可同时进行,节省时间.1 N6 ?+ H0 m$ V2 b9 L4 n
容易犯的错误
4 |8 F) _5 b* d- e84 电阻忘记加dummy
9 a" f* W5 V  t9 W: w$ f: [85 使用NS功能后没有复原(选取AS),之后又进行整图移动操作,结果被NS的元件没有移动,图形被破坏.
2 g6 s* O( R$ a/ P% p; i86 使用strech功能时错选.每次操作时注意看图左下角提示.+ `# A' Y: a# S7 R5 E% C4 `
87 Op电路中输入放大端的管子的衬底不接vddb/vddx.
( N+ J+ F5 t5 z1 ?88 是否按下capslock键后没有还原就操作& u0 r! f9 V/ _! A6 ]+ ~
节省面积的途径
. y2 `  ?8 Z+ G, w$ O/ ~89 电源线下面可以画有器件.节省面积.
- v( {" c, u. H- W! N0 |1 _90 电阻上面可以走线,画电阻的区域可以充分利用。5 {5 ^' M5 v/ o! M, G
91 电阻的长度画越长越省面积。
9 Y' D/ _% X8 y! L' U; ~92 走线时金属线宽走最小可以节省面积.并不需要走孔的宽度.& ^  n3 `. H" h+ J0 @; R1 I* P9 c
93 做新版本的layout图时,旧图保存,不要改动或删除。减小面积时如果低层CELL的线有与外层CELL相连,可以从更改连线入手,减小走线面积。
+ A" F. W3 `8 |94 版图中面积被device,device的间隔和走线空间分割。减小面积一般从走线空间入手,更改FLOORPLAN
3#
發表於 2008-2-26 10:33:12 | 只看該作者
1 查看捕捉点设置是否正确.08工艺为0.1,06工艺为0.05,05工艺为0.025.
. a( [2 Y6 Y, Q' b请教二楼,是否一定要这样设置?倘若我按照规则上的最小尺寸来设置,可以吗?
4#
發表於 2008-2-26 11:43:43 | 只看該作者
22 多晶硅栅不能两端都打孔连接金属。5 T# T+ @1 X8 |1 i2 ]4 H
做了会有什么影响?
5#
發表於 2008-10-23 16:20:50 | 只看該作者
"22 多晶硅栅不能两端都打孔连接金属。" 不会吧,我就是这么做的???有问题吗
6#
發表於 2009-7-28 20:05:53 | 只看該作者
22 多晶硅栅不能两端都打孔连接金属 5 ]2 Q: r2 p- f3 {0 ^5 i) u
同问!!! 不明白原因
7#
發表於 2009-8-9 22:00:16 | 只看該作者
剛好要瞭解這方面的資訊,正好做來參考...7 K, g' l/ I3 K# \

" t* W6 j, x4 y9 F& b1 m$ @. t謝謝分享...
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-4-29 12:19 PM , Processed in 0.113007 second(s), 17 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表