Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 5986|回復: 3
打印 上一主題 下一主題

What Analog IP do you plan to use MOST on your current design?

[複製鏈接]
跳轉到指定樓層
1#
發表於 2013-9-5 15:45:00 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
本帖最後由 atitizz 於 2013-9-5 04:18 PM 編輯
6 {9 x9 Z# w( b
& m/ L: u/ R. ~Please indicate whether the IP exists internally or is purchased from 3rd-party. ..2 l3 E. Q( |0 r0 q6 |; {. H
! P& }4 |7 W+ g3 P$ Z" {$ X8 d/ K; A
Other (please specify):
多選投票: ( 最多可選 3 項 ), 共有 0 人參與投票
您所在的用戶組沒有投票權限
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2014-9-25 11:25:16 | 只看該作者
新思科技最新DesignWare MIPI D-PHY   可縮減晶片面積及功耗達50%8 z6 l- z" M% Y' J% ]) z; k
為業界第一個支援MIPI D-PHY v1.2規格的IP,可傳輸高達2.5 Gbps的資料量
2 ?# j: k3 {' }7 X同時減少開發影像感測器和顯示器應用裝置的成本
5 a  q# @) J3 d5 k; E# v" y8 h  H' f
重點摘要:3 a' G) M' u  S
•      相較業界其他解決方案,新思科技的DesignWare MIPI D-PHY可減少晶片面積和功耗達50%,有助於降低矽晶成本並延長電池續航力。3 [9 S, T3 R2 w, X% J5 Q
•      符合MIPI D-PHY v1.2規格,針對高解析度影像應用裝置,可傳輸總計高達20Gbps的資料量。) b$ @/ z: w9 u' m8 u5 A  ]
•      經證明可與新思科技DesignWare MIPI CSI-2和MIPI DSI控制器互通,並結合MIPI驗證IP,藉以提供經驗證的完整解決方案,可降低整合風險。5 w( z* c+ k% C* f
•      透過可配置(configurability)選項,就能利用同一個SoC進行多個應用設計。 ! z2 B0 G% X: ?4 [1 A  q
5 p' L- @1 K/ f* b0 ~7 `9 S" Q
(台北訊) 全球晶片設計及電子系統軟體暨IP領導廠商新思科技(Synopsys)今日宣布,最新的DesignWare® MIPI® D-PHY™較其他解決方案能減少晶片面積和功耗達50%,同時提高每條傳輸通道(lane)的效能至2.5 Gbps ,不但能降低SoC矽晶成本,還能延長行動、消費性和車用裝置的電池續航力。此D-PHY解決方案符合行動產業處理器界面聯盟(MIPI Alliance)制定的MIPI D-PHY v1.2規格,與DesignWare MIPI DSI、CSI-2控制器和驗證IP(VIP)組成一套完整的解決方案,除了降低整合風險外,也能減少SoC晶片連結各種影像感測器和顯示器所耗費的時間。
回復

使用道具 舉報

3#
發表於 2014-9-25 11:27:56 | 只看該作者
影像處理器晶片設計公司Movidius公司資深副總裁暨營運長Sean Mitchell說道:「DesignWare MIPI D-PHY提供低功耗、高效能及可配置選項,對我們旗下Myriad 2視覺處理單元(Vision Processing Unit)來說是不可或缺的成功基石。新思科技的高品質MIPI IP解決方案支援業界最新規格和功能,能協助我們以較少的風險,快速將所需功能整合至SoC當中。」 ) O* x  I% u/ z
& H: A. X" g3 }# A9 s7 W2 ]" @$ H
行動產業處理器界面聯盟(MIPI Alliance)主席Joel Huloux表示,過去十年來,新思科技積極參與MIPI聯盟的工作小組,致力於MIPI聯盟技術的開發與推廣。隨著最新DesignWare MIPI D-PHY的問世,新思科技可協助設計人員利用D-PHY v1.2規格中的高效能和低功耗功能,針對高階行動、消費性和車用影像感測器和顯示應用,快速進行SoC的佈署。 1 I9 [! f) V8 Z) {% M
  b, m6 _2 h$ h4 Q% ?, G3 e
是德科技(Keysight Technologies)副總裁暨總經理Jürgen Beck說道:「為了加速上市時程,負責高解析度產品的設計人員需仰賴可協助降低SoC與其他應用介面整合風險的IP。我們的檢測工具輔以新思科技最新的D-PHY IP,有助於整體MIPI生態系的發展。此外,我們也期待能與新思科技就未來MIPI的開發建立合作關係。」 0 D! X, d* ?$ `2 l$ X# u
* q: `) p0 n/ ~: t% X7 B; }# d) o
新思科技DesignWare MIPI D-PHY 是在MIPI CSI-2和DSI主機及裝置應用上所使用的實體層(physical layer),可讓行動和嵌入式應用的SoC晶片與影像感測器及顯示器相互連結。同時,DesignWare MIPI D-PHY 是第一個符合MIPI聯盟D-PHY v1.2規格的D-PHY IP,可讓每條傳輸通道(lane)的運行速度達2.5 Gbps。針對高解析度的資料輸出,DesignWare MIPI D-PHY的四條傳輸通道加總起來可支援10 Gbsp的傳輸速度;而八條通道則可達20 Gbps。此外,, DesignWare MIPI D-PHY的可配置選項能讓設計人員減少針對多樣化應用所需的SoC設計數量,以加速上市時程。
回復

使用道具 舉報

4#
發表於 2014-9-25 11:29:14 | 只看該作者
新思科技IP及原型建造行銷副總裁John Koeter表示,因應節奏快速、競爭激烈的行動市場,新思科技推出極小面積和超低功耗的D-PHY,協助設計人員設計出不同以往的SoC,以降低矽晶成本和延長電池續航力。新思高品質的IP組合,符合最新MIPI聯盟的標準,讓設計人員得以將最新功能整合至因應行動與消費性市場的SoC當中。
, T3 _) f6 C5 I3 w- W- n& f+ X
. b+ M4 l3 v( L# p" e3 ]1 R! N上市時程
9 a4 d7 d( S0 `7 P0 q$ b6 F8 O
4 W: o' ]! R8 S最新的DesignWare MIPI D-PHY目前已用於16奈米FinFET製程,預計2015年初將推出28奈米製程的版本。MIPI D-PHY v1.2的VIP已經上市。! U' R  n. b2 q) B3 n$ Y. D
, F7 G' m  p) n" |: F7 H4 X
關於DesignWare IP
' p% ~! W9 c$ w, V. R, h
( l6 Y; M6 W4 g) u+ S. j8 [4 s4 w新思科技是一家為SoC設計提供高品質及矽晶驗證(silicon-proven) 的IP解決方案領導廠商。其豐富的DesignWare IP組合包含完整的介面IP解決方案,如控制器(controller)、用於一般通訊協定的實體層(PHY)及新一代驗證(verification)IP、類比IP、嵌入式記憶體、邏輯庫(logic library)、處理器核心以及次系統(subsystem)等。新思科技的IP套件式解決方案(IP Accelerated Initiative)提供IP原型建造套件((IP prototyping kits)、軟體開發套件以及客製化IP次系統,以加速原型建造、軟體開發以及SoC與IP的整合。藉由強大的IP開發方法論以及在品質、IP原型建造、軟體開發和全面性技術支援的大量投入,新思科技協助設計人員加速產品上市時程並降低整合風險。
回復

使用道具 舉報

您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-7 11:11 PM , Processed in 0.109006 second(s), 19 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表