Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 5095|回復: 4
打印 上一主題 下一主題

The top 5 selection criteria when your company selects an IP provider

[複製鏈接]
跳轉到指定樓層
1#
發表於 2013-9-5 14:20:25 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
Please rank, in order of importance,., or Other (please specify):
多選投票: ( 最多可選 5 項 ), 共有 0 人參與投票
您所在的用戶組沒有投票權限
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2013-9-17 13:23:50 | 只看該作者
新思科技推出適用於感測器之超低功耗IP次 系統 可配置之軟硬體IP解決方案促使感測功能快速整合至系統單晶片(SoC)
/ k) F# Y$ X8 J. P* h* R
; g( k6 n& b6 L新聞重點:
2 ~/ ~6 m  _- M$ c' O
1 f) `6 B9 Z8 k+ R·         經整合且預先驗證之軟硬體IP次系統包括:兼具功耗及面積效率的ARC 32位元處理器、數位類比介面、硬體加速器、DSP功能軟體庫和I/O軟體驅動程式。! Q& S4 ?0 @4 W
·         高度配置密切整合之周邊設備和專用硬體,讓感測器處理效率達到最佳化。
) D0 ?+ l7 i. U  ^# M) ~·         與等效的離散元件實作相較,DesignWare®感測器IP次 系統具備超過10個可配置之硬體加速器,可減少記憶體的使用並減少10倍功耗。
. K: v$ v1 o& T( }% M·         廣泛的現成軟體DSP功能庫,內容包括:數學、濾波、矩陣/向量和提取/插值,可加速應用軟體開發。: Q, A' B% u( d
·         在28奈米製程中,可讓實作面積小至0.01 mm2,並讓功耗低於4uW/MHZ * h, ^. t6 \5 V- j/ k  |/ b1 t

: H. u( Z) u% z6 m(台北訊) 全球晶片設計及電子系統軟體暨IP領導廠商新思科技(Synopsys)今日宣布推出DesignWare®感測器IP次 系統(DesignWare® Sensor IP Subsystem),此乃針對感測器控制應用所推出之完整軟硬體整合解決方案。新的IP次 系統讓來自數位及類比感測器的數據處理達到最佳化,如此可減輕主處理器的負擔,同時能以超低功耗更具效率地處理感測器數據。可完全配置之次 系統包括DesignWare ARC® EM4 32位元處理器、數位介面、類比至數位之數據轉換器(ADC)、硬體加速器、綜合DSP功能軟體庫以及軟體I/O驅動程式。DesignWare感測器IP提供設計人員完整且預先驗證之解決方案,能滿足智慧感測器、感測器融合(sensor fusion)和感測器中樞(sensor hub)等各式應用的需求。
回復

使用道具 舉報

3#
發表於 2013-9-17 13:24:05 | 只看該作者
感測器日漸普遍,諸如物聯網(Internet of Things)、汽車和行動裝置等多項應用越來越仰賴能讀取和解讀周遭環境(舉凡壓力、溫度、移動和鄰近距離等)的能力。透過在單一次 系統中預先整合感測器專用IP區塊(block)以及高效處理器和軟體,新思科技提供設計人員一種SoC就緒的感測器解決方案,可大幅降低其設計和整合時間,並降低設計風險和加速上市時程。
) k1 B. j- P2 N6 z; \4 s$ j3 N' Q- g* g& j; P2 E+ c: L
Semico Research公司首席技術分析師Tony Massimini表示:「感測器的總數量預計從2012年略低於100億個增加至2017年300億個。隨著越來越多半導體供應商將感測器整合至SoC之中,使用感測器IP次 系統(如新思科技DesignWare感測器IP次 系統)將大大降低整合時間和成本。
% L2 ?: `/ r9 M+ l$ x; G% L- P/ ^) ?3 _% Z2 H4 w$ K5 R6 b
整合之硬體
# z5 X% j1 Y4 |
% D2 I& I. R- xDesignWare感測器IP具備功耗與面積效能兼具的DesignWare ARC EM4 32位元處理器核心,其中包括可自訂的延展和指令,可支援特定應用的硬體加速器以及緊密整合的周邊設備。次 系統包括多個可配置且應用於連結晶片外(off-chip)感測器的GPIO、SPI 和I2C 數位介面,以及ARM®AMBA®AHB™ 和APB™協議系統介面,讓整合至整體SoC的過程更簡單。類比介面包括低功號高解析度ADC,可有效率地為處理器進行感測器數據的數位化。感測器次 系統的HAPS® FPGA原型建造解決方案能實現立即的軟體開發,並為快速全系統整合與驗證提供可擴展的平台。新思科技也提供SoC整合服務,協助客戶將次 系統整合至晶片中,或是為滿足其特殊應用需求進行客製化。
回復

使用道具 舉報

4#
發表於 2013-9-17 13:24:11 | 只看該作者
專屬之軟體3 N- p" z7 m0 o: `

  s( `% q6 H; J1 zDesignWare感測器IP次 系統提供豐富的DSP功能庫,包括數學、複雜數學、濾波(FIR、IIR和相關性等)、矩陣/向量和提取/插值,可協助加速感測應用程式代碼的開發。此外,也提供周邊軟體驅動程式,便於I/O與ARC EM4處理器的整合; 同時還提供主驅動程式,作為DesignWare感測器IP次 系統與主處理器的界面。
( W' K' N2 I2 Z5 V! D7 u$ V% r$ g# P- U$ ]3 v
這些感測器的軟體功能也可在硬體中進行實作,以提升生產效能以及降低記憶體使用。讓易於使用的配置工具與針對感測器的架構模板相結合,設計人員便可依其特殊應用所需,快速進行諸如DSP功能及數位介面的選擇,如此一來不用耗費數周,而只要數個小時就能讓完整的感測器次 系統完成配置。8 R, a6 F4 i, r! A8 a
9 F0 r* l, c" Q& L- d) ?, S0 ?& x
新思科技IP暨系統行銷副總裁John Koeter表示:「不管是家用、車用或是行動設備的感測裝置正與日俱增中,這些裝置需要能提供高效能、小面積和低功耗的整合感測器SoC。新思科技預先驗證且SoC就緒的感測器次 系統提供設計人員更高的軟硬體IP整合,讓設計人員能快速達成設計目標並大幅降低風險。」
& W3 e/ p& M# e: M7 p0 l
8 ^! D# m: s# \. i; ?上市時程和資源
  g# v) Z* b8 l& ~/ U& X$ ~: M# B) ^3 W
DesignWare感測器IP次 系統預計在2013年10月提供給先期用戶。
回復

使用道具 舉報

5#
發表於 2013-12-17 10:07:12 | 只看該作者
软件工程师
0 m9 R& t. A. \+ [( p/ l公      司:a fabless semiconductor company; `) j) B- |! \
工作地点:北京4 _3 i$ @& U' x  e: B0 P) ~* o9 }# N

5 |1 @- [% ^6 f' g; t6 g& D8 s岗位要求
) o& I% d9 y2 g, B熟悉模拟电视标准,熟悉模拟电视demod和decode的过程,熟悉CVBS和SIF。 ( g% L2 M( S0 H, z/ F& N+ m
熟悉DVB-C,DVB-T,DVB-S,ATSC,ISDBT等数字电视协议。 ! b, q% C- ~5 h
熟悉多媒体标准,如MPEG2-TS,H264,AAC等。
2 t7 b, k* K  i8 w# n熟悉音视频后处理的过程和相关知识。
/ b4 \" M/ c1 d8 n* n: K熟悉C/C++语言
$ I  W1 D0 h+ ]" Q+ q5 I良好的逻辑思维能力和分析能力,扎实的技术基础 * {- B1 [: C$ v- I/ m3 Y9 L
肯学习,勤奋,有耐心,有责任心,良好的团队精神和沟通能力
回復

使用道具 舉報

您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-8 06:06 AM , Processed in 0.108006 second(s), 19 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表