Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
樓主: mister_liu
打印 上一主題 下一主題

[好康相報] Riding the Process Curve at 28nm and Beyond

[複製鏈接]
21#
發表於 2012-2-2 17:03:54 | 只看該作者
賽靈思自2011年3月開始向客戶出貨首款Kintex-7元件以來,陸續推出了Kintex-325T、Virtex-485T、Virtex-2000T FPGAs 和Zynq-7020 可擴充處理平台。此三款全新套件為賽靈思及其產業體系夥伴旗下近40款產品中率先問市的方案,可支援各種嵌入式與高速連結應用,以及汽車、廣播、消費性電子、工業與通訊等應用市場。不論是新手或是已擁有豐富經驗的FPGA設計人員,都能透過套件內的參考設計方案,快速完成各項設計,並能達到最優異的效能、最低功耗和最高頻寬表現,可將賽靈思FPGA的各種功能發揮到極致。
3 R  f* X5 u5 I2 @- W- L& F) G; r$ c; c2 j9 ~$ Q
產業體系支援與開放標準
# F( x# _* l! S由100多家機板、設計服務、IP、以及設計工具廠商成立的Xilinx 聯盟計畫為賽靈思的目標設計平台提供豐富多樣的開發方案與應用。賽靈思與4DSP、Analog Devices、Avnet Electronic Marketing、Northwest Logic、Mathworks、德州儀器、Xylon等聯盟夥伴密切合作,共同推出首款Kintex-7 FPGA與Virtex-7 FPGA開發套件,而其產業體系夥伴也將陸續為此套件提供更多支援。
; c/ Y& A6 s( G. M5 `9 s5 [( J* h/ s# q
賽靈思在整個設計與開發流程中均採用和支援開放標準,讓賽靈思聯盟計畫能以極高的效率與較低的成本推出各項關鍵技術,協助FPGA客戶完成更多設計。
' S$ @- p& p# x9 p1 c' N( o+ Z! D2 ~# w! x* C9 T1 a
各款套件均支援由VITA 57制定的FMC規格。此規格是目標設計平台的關鍵要素,為機板上的FPGA提供業界標準的子卡規格、連結器與模組介面。在目前100多款FMC產品中,無論是客製化或由賽靈思產業體系夥伴提供的商規技術(COTS) 子卡,研發業者皆可立即選用,或重複使用針對前一代Virtex-6與Spartan®-6元件所設計的子卡。
22#
發表於 2012-2-2 17:04:01 | 只看該作者
除了可支援機板的開放標準外,賽靈思亦採用AMBA® AXI4™ (Advanced eXtensible Interface 4) 標準,提供客戶隨插即用的功能和可重複使用的IP核心,進而能快速提升生產力。透過ISE Design Suite的PlanAhead™設計與分析工具,研發業者可利用一個涵蓋邏輯、DSP和嵌入式處理技術的統合式設計流程,以簡化其IP組合程序,並藉由FPGA內的層級式流程進行團隊設計作業。
1 X4 c3 ]( B/ X& M
" _3 J8 z4 x& P' r2 \關於新款套件
; v. `0 z6 X# B& }5 E8 v+ Y, D
( i3 v+ G/ l$ l* C( rKintex-7 FPGA KC705 評估套件提供一個靈活的架構,讓客戶可利用DDR3、Gigabit乙太網路、PCI Express、以及其他序列式連結標準來設計較高階的系統。AMS表頭可讓設計人員找出AMS技術,並了解如何透過這項功能降低材料清單(BOM)成本。其他高速GTX收發器、SFP+和SMA連結器等通訊功能,則可進一步擴增平台評估與運用的進階功能(售價為1695美元,現已開始接受訂單)。* u, j! e" s) V' d. s
Kintex-7 FPGA DSP 套件是和Avnet Electronic Marketing共同合作開發的產品,內含整合了高速類比FMC的Kintex-7 FPGA KC705機板,可作為連結各種實際使用訊號的介面。套件內含雙通道800 MSPS 16位元數位類比轉換器(DAC)以及雙通道250 MSPS 14位元類比數位轉換器(ADC)。其中的高速類比模組,搭配Kintex-7 FPGA的DSP48E1算術處理引擎的密集式平行運算頻寬,可提供更高的流量。客戶可利用業界標準AXI4介面協議,自行建立往返DSP區塊的資料通道並整合至系統中(售價為3995美元,Avnet已開始接受訂單)。
; Q" R" H$ W7 G4 a7 a% c; b6 X3 D7 n& L+ i; R/ g, {9 [  l
Virtex-7 FPGA VC707 評估套件為設計人員提供一個容易切入點,並可立即採用這些具有突破性效能、容量和省電效能的元件,進行各項評估、開發,並可建置各種系統。對於許多對效能與連線頻寬有嚴苛需求的高階系統而言,這款套件是最好的選擇。它可加快設計開發工作,充分發揮Virtex-7 FPGA的效能,每款Virtex-7元件都提供最高的省電效能,其功耗比前一代元件減少50% (售價為3495美元,2012年2月底開始接受訂單)。
23#
發表於 2012-2-29 15:46:27 | 只看該作者
ARM發佈首款針對GLOBALFOUNDRIES 28奈米超低功耗HKMG製程的Cortex-A9處理器優化套件2 w1 V5 |( G. `
最新ARM實體IP為行動裝置等28奈米應用實現最佳化的效能和功耗效率
2 d- y) D2 z: [  V9 F% o
! p. L+ D! P2 {; WARM®今日宣布ARM Cortex™-A9 MPCore™處理器優化套件(POP)將應用於GLOBALFOUNDRIES 28奈米超低功耗高介電常數金屬閘極(HKMG)製程。針對行動裝置、網路和企業應用最佳化的ARM 28奈米超低功耗(SLP)處理器優化套件,可協助Cortex-A9處理器在最嚴苛條件下達到1GHz至1.6GHz的效能,並在常態達到2GHz。透過ARM Artisan®實體IP平台和Cortex-A9處理器優化套件,系統單晶片(SoC)設計商可擁有更大的彈性,優化設計效能和功耗效率。6 K  l) s) Z$ p2 U

$ Y9 p7 t9 e  h; zGLOBALFOUNDRIES設計策略與聯盟部門副總裁Kevin Meyer表示:「為因應消費者對於高效節能行動裝置的需求持續攀升,GLOBALFOUNDRIES和ARM利用已經驗證的28奈米系統單晶片製程,提供優化的Cortex-A9核心,為客戶降低風險。ARM針對我們的28奈米超低功耗製程推出的最新實體IP解決方案,提供領先業界的效能和功耗效率,同時縮減客戶推出最新行動裝置產品的上市時程。」
24#
發表於 2012-2-29 15:46:37 | 只看該作者
GLOBALFOUNDRIES 28奈米超低功耗平台是在該公司已投產驗證的32/28奈米 HKMG技術基礎上,專為節能需求嚴格的行動裝置及其他消費性應用所設計。而ARM也已經推出可支援GLOBALFUNDRIES 28奈米超低功耗製程的整合性Artisan實體IP平台,該平台包括9軌、12軌大小的多臨界電壓 (multi-Vt) 標準元件庫、電源管理工具套件、ECO工具套件、ARM Artisan高密度/高效能記憶體以及GPIO。這些IP均可透過ARM DesignStart™線上入口網頁獲取。6 Q/ k- O( d# ]1 [8 T
. ~  F3 v0 b/ G; @
ARM實體智財部門行銷副總裁John Heinlein表示:「消費者越來越依賴智慧型手機作為各種廣泛應用的平台。為實現消費者對於使用者經驗的期望,OEM廠商及其半導體供應商必須能為行動裝置提供所承諾的高效能和低功耗。內建單核心或雙核心Cortex-A9 處理器的行動裝置已經能夠廣泛地滿足這項需求,而最新的28奈米處理器優化套件則能進一步地延續這項競爭優勢。」
/ @: x" }8 f7 t6 h* ~4 v8 f3 ?( f' r) d
ARM處理器優化套件中包括三項實現ARM核心最佳化的重要元素。首要元素為專為特定ARM核心和製程而訂製的Artisan實體IP邏輯庫和L1記憶體,此實體IP是透過ARM處理器與實體IP兩工程部門緊密合作並反覆實驗後的最佳研發結果。第二個為綜合性基準測試報告,記錄ARM核心建置所需的確切條件和產生結果。最後一項為處理器優化套件使用指南,詳細記錄每個執行方式及個別的結果,以確保終端客戶可在更快時間及最低風險下達到相同成效。
25#
發表於 2012-3-7 15:33:42 | 只看該作者
Altera率先交付高性能28-nm FPGA量產晶片 延續了技術領先優勢,替代了ASIC、ASSP和其他FPGA
# o2 B# S) _( U+ t! l! A' a: O3 e/ |! O4 @
2012年3月7日,台灣 ——Altera公司(Nasdaq:ALTR)今天宣佈,開始交付業界第一款高性能28-nm FPGA量產晶片。Stratix® V FPGA是唯一使用台積電(TSMC)28HP製程製造的FPGA,比競爭解決方案高出一個速率等級。Altera高階FPGA的性能優勢結合其尖端製程技術和功能優勢,讓Stratix V FPGA能夠在各類市場上替代ASIC和ASSP,超越競爭FPGA。目前Stratix V FPGA系列已經有8個型號開始量產。
4 `# d1 J( e$ d. h+ k
- c% u0 S( M1 Y3 R) P% y7 ZAltera於2011年4月開始發售業界第一款高階28-nm FPGA工程樣品,在不到一年的時間便推出量產晶片——是業界最快的28-nm FPGA產品。Altera仍然是唯一發售具有28-Gbps收發器FPGA的公司。開發高性能系統的客戶,包括世界上頂尖的通訊、廣播、軍事、測試和醫療公司,都在下一代系統中選擇了Altera高階FPGA,這是因為該元件所具有的性能優勢和公司積極的生產計畫。
$ \  k# k) H6 n5 @% V. ~2 Y3 ?6 j; d- V, _9 h* [, H( J' m9 \# U
其中全球領先的資訊與通訊解決方案供應商華為公司,在最新的400G大容量OTN系統中選用了Altera高階產品系列,率先實現Stratix V FPGA所帶來的性能優勢。華為公司在3月5日洛杉磯舉辦的光纖通訊大會暨展覽/美國光纖工程師大會2012(OFC/NFOEC)的展位上,展示其採用Stratix V FPGA架構的系統。透過提供業界第一款高階28-nm FPGA量產晶片,Altera支持400G系統等通訊基礎設施,以及各類市場上其他高性能系統能夠持續發展。
26#
發表於 2012-3-7 15:34:00 | 只看該作者
AdvancedIO系統公司總裁兼CEO Mohammad Darwish表示:「在金融市場上一直需要以最低延時來實現最佳性能。AdvancedIO的產品結合Altera最新28-nm FPGA技術,提供了理想的解決方案。在我們的網路卡中採用Altera Stratix V FPGA後,我們能夠在市場上推出最可靠的無錯誤產品。Stratix V系列靈活的密度特性,讓FPGA技術能夠應用於更複雜的金融服務。」) z0 U$ z( P( y+ Z0 J

2 C( A6 b+ L6 A7 i( f0 QAltera提供業界最全面的28-nm FPGA產品系列,可訂製滿足使用者在系統性能、系統功率消耗和系統成本上的需求。除了Stratix V FPGA,28-nm產品系列還包括低功率消耗/低成本的Cyclone® V和Cyclone V SoC FPGA、中階的Arria® V和Arria V SoC FPGA以及開發套件。Stratix V FPGA系列包括含有大量邏輯的E型號,以及含有速率高達28 Gbps整合收發器的GX、GS和GT型號。Stratix V FPGA是唯一具有精度可調DSP模組、高性能浮點DSP功能的FPGA,也是目前發售的唯一具有硬式核心PCI Express®(PCIe®)Gen3 x8 IP模組和28-Gbps收發器的FPGA。: t6 F" d) d4 j2 J2 p

1 s. I0 z8 M. w1 |* A2 `0 b# [Altera公司產品和企業行銷副總裁Vince Hu表示:「我們高階28-nm矽晶片產品的推出恰逢其時,目前的企業正在積極開發性能更好的系統或者更新現有的基礎設施,以滿足終端用戶的需求。提供第一款高性能FPGA量產晶片,讓我們能夠處於非常有利的位置來幫助使用者突出產品優勢,迅速將其最終系統推向市場。我們在可訂製28-nm系列產品上的優勢使我們能夠贏得市場上三分之二的28-nm設計。我們還贏得了光網路、高速資料封包處理,以及其他通訊領域中傳統上由ASSP和ASIC實現的應用。」$ Z! G3 ^; @2 I; a$ ~

( {7 C' e# Z" s- D% b現在已經開始發售28-nm Stratix V FPGA量產晶片,由最新版Quartus® II版本11.1軟體為其提供支援。現在發售28-nm Arria V FPGA工程樣品,本月將發售28-nm Cyclone V FPGA工程樣品。
27#
 樓主| 發表於 2012-3-28 15:23:09 | 只看該作者
Altera發售Cyclone V系列—目前市場上功率消耗最低、成本最低的28-nm FPGA* m" s- R+ X7 ]0 V* k
公司的最新發售完成了訂製28-nm全系列產品的推出
6 w* a, @2 k+ l7 |7 O
. ^( z- U* W& ~0 u2012年3月28日,台灣  ——Altera公司(NASDAQ:ALTR)今天宣佈,開始發售其28-nm Cyclone® V FPGA。Cyclone V元件是目前市場上功率消耗最低、成本最低的28-nm FPGA。該系列透過整合的方式,前所未有的同時實現了高性能、低系統成本和低功率消耗,非常適合工業、無線、固網、軍事和汽車等市場應用。Cyclone V系列的發售,完成了Altera所發表的28-nm系列訂製產品,能提供最多種類的元件,包含從最大頻寬到最低功率消耗,以滿足用戶的特定設計需求。
( U1 ^$ Y2 U& O
! O: B) V. d1 ]1 J0 {& k5 n  J. nCyclone V系列採用了台積電(TSMC)的28-nm低功率消耗(28LP)製程進行開發,滿足了目前大批量低成本應用,對最低功率消耗、最低成本,以及最佳化的性能水準需求。與前幾代產品相比,該系列整體功率消耗降低了40%,靜態功率消耗降低了30%。Cyclone V FPGA提供功率消耗最低的序列收發器,每通道在5 Gbps時功率消耗只有88-mW,處理性能高達4,000-MIPS,而功率消耗不到1.8 W。此外,該系列整合了豐富的硬式核心矽智財模組,像是可支援400MHz DDR3的硬式記憶體控制器,以及支援多功能的PCI Express Gen2硬式IP模組,讓工程師能夠更進一步降低系統成本和功率消耗,縮短設計階段,同時突出產品優勢(請閱讀「採用Cyclone V FPGA降低設計、製造和除錯成本」 網播來瞭解更多資訊)。為保護寶貴的IP投入,該系列還提供最全面的設計保護功能,包括支援揮發性和非揮發性金鑰的256位元高階加密標準(AES)。
28#
 樓主| 發表於 2012-3-28 15:23:16 | 只看該作者
Altera產品市場總監Patrick Dorsey表示:「全面完成Altera訂製28-nm系列產品的發售後,我們的用戶可以充分發揮業界最全系列產品的優勢,滿足其在性能、功率消耗和成本上獨特的系統需求。提高整合度、增強性能、降低功率消耗等技術要求越來越高,而對產品快速上市的要求也越來越複雜,因此,Cyclone V系列是低成本、大批量市場最合適的解決方案。」
3 _' S- T0 Z0 m
; d) V( l  q$ s7 ]. tCyclone V FPGA簡介! r/ N* a0 W3 l, [8 I/ G% o: F1 z
對於通訊協定橋接、馬達控制、廣播和掌上型設備等對低功率消耗和電路板空間要求較高的應用,Altera的Cyclone V FPGA系列是理想的選擇。該系列包括6種型號,支援設計人員選擇最適合其需求的元件 —— 只含有邏輯的E型號、3.125 Gbps收發器GX型號、5-Gbps收發器GT型號,以及整合了採用雙核心ARM®架構的硬式核心處理器系統(HPS)的SE、SX與ST SoC型號。
2 m7 A8 Z' g8 Q& p8 @, U' }- T
" h; o' g1 O- U% ~; `8 g& yAltera的28-nm FPGA系列是業界最全面的元件產品,訂製滿足了使用者的各種設計需求。該系列透過其Arria® V、Cyclone V和Stratix® V FPGA系列以及HardCopy® V ASIC系列,為使用者提供了清晰的差異化解決方案。公司在製程技術、架構、收發器技術和硬式IP模組上加大投入,設計人員採用該系列產品滿足了自己的成本、性能和低功率消耗需求,而且縮短了開發時間,減小了工作量。% X% \& o. c2 u8 ]$ B

- O' @+ m5 J% A' {0 g( e. p現在已提供軟體支援,並已經開始發售Altera Cyclone V FPGA的工程樣品。
29#
 樓主| 發表於 2012-6-25 15:45:46 | 只看該作者
德州儀器與 Altera 合作推出 Arria V FPGA 開發套件加速簡化 RF 設計 完整套件大幅縮短設計和驗證 RF 系統時間
& {$ x8 h. ~) U$ Z" P  I
! _  f% A. E8 Q" s(台北訊 ,2012 年 6 月 25 日)    德州儀器 (TI) 與 Altera宣佈推出28 nm Arria® V FPGA 完整 RF 開發套件,簡化 RF 系統原型設計。該Arria V FPGA RF 開發套件包含 完整RF 發送、接收和數位預失真回饋所需的軟硬體,將設計和驗證RF 系統所需時間從數月縮短至數星期,範圍涵蓋無線基地台、遠端網路架構 (remote radio head) 及軍事無線電情報設備等。
8 X9 v- h% }5 v  _" }5 M% {6 L7 z3 f( i( [$ H
Arria V FPGA RF 開發套件提供RF 開發人員Altera 最新28 nm FPGA、TI 最新類比數位轉換器 (ADC)、數位類比轉換器 (DAC) 與時脈產品。提供比同類解決方案高 2.5 倍的發送與數位預失真回饋頻寬,是業界首款支援高達 75 MHz 頻寬的完整主要及分集接收開發平台。0 \; {2 b1 ^7 P2 w5 a3 B

& `. z+ U5 [  c8 p" r. o4 AArria V FPGA RF 開發套件特性與優勢:
3 Z+ q3 C, V4 p: ~+ k& A5 ~•        28 nm  Arria V FPGA:為無線應用提供最低總功耗,平衡成本與效能抉擇;
5 N' h* D2 e# ]  @7 n, F& F•        最高 500 MHz 發送與回饋頻寬:支援 100 MHz 發送頻寬與五階預失真校正;
8 y5 k9 o7 V* H" {" O$ V# x•        最高 75 MHz 主要/分集接收頻寬:滿足多重載波 (multi-carrier)  3G 與 4G 標準的嚴格要求,提供 14 位元解析度與 31.5 dB 增益範圍;% a  X) h% ?# ?# ~7 u: s6 k
•        低相位雜訊分數鎖相迴路 (PLL) /電壓控制振盪器 (VCO):可為發送、接收與回饋混頻器 (feedback mixer) 及調變器提供本地振盪器 (local oscillator) ;
& D3 j$ L0 g# C) d1 ]. a•        模組化設計:可快速無縫整合其它及下一代評估模組 (EVM)。8 ^8 t, y$ c7 T8 T9 l
# d) X% n0 V5 o' \8 Q; q
Arria V FPGA RF 開發套件包括 Arria V FPGA 開發模組及以下 TI RF 元件:
1 x  y$ |5 F9 Y* E& |' ?•        TSW30H84EVM:完整RF 發送參考設計,包括業界最低功耗 1.25 GSPS 四通道 16 位元數位類比轉換器 DAC34H84;, s# f1 F( j' A: I2 T# f
•        TSW1266EVM:數位預失真回饋參考設計;7 \5 X; F  \8 n* v
•        TSW1265EVM:寬頻雙接收器參考設計,包括業界最低功耗雙通道 14 位元類比數位轉換器 ADS4249;7 J' f% @5 f0 _7 N
•        TSW3065EVM:獨立本地振盪器,採用 TRF3765 係數 (integer)及分數 PLL/VCO;
; g, p, Z' I: U1 K; i& l, H% u7 y  p, o, g•        HSMC-ADC-Bridge 與 ArriaV-TI-Adapter:做為TI 及 Altera 硬體連接介面。/ w7 m6 j) d8 q4 |5 n
        5 B. G% F2 {  E! I  ~+ _9 \
供貨與價格
: E0 Q! D  L- ?& }" Z8 I# o4 H3 jArria V FPGA RF 開發套件已可透過艾睿電子 (Arrow Electronics) 訂購,每套建議售價為6,299 美元。
30#
發表於 2012-9-28 13:45:09 | 只看該作者

Altera推出業界最寬廣的28-nm FPGA產品系列開發套件

最新的Cyclone V GX FPGA開發套件是針對低功率消耗、對成本相當敏感的應用
+ z5 A. O2 k# F# [) r/ C
  f. \! f; T0 ~& O- \9 ^' ], c% |2012年9月28日,台灣 ──Altera公司(Nasdaq:ALTR)今天宣佈其Cyclone® V GX FPGA開發套件,是業界第一個針對大批量應用的28-nm開發套件,可實現快速設計與開發低成本、低功率消耗的系統層級解決方案,目前已經可以供貨。Altera是第一家可提供客戶28-nm FPGA開發套件,並是當今可提供支援Altera整個低成本、中階與高階28-nm FPGA的最寬廣開發套件系列。Altera是目前唯一能夠提供橫跨全部產品系列的量產28-nm FPGA與28-nm開發套件的公司,可提供客戶將其28-nm架構系統推出市場的最快速途徑。8 J0 ^+ c+ n) ?5 B/ {
' F+ w/ |5 l1 x
Altera零組件產品行銷資深總監Patrick Dorsey表示:「軟體與硬體設計人員比以往的任何時候都更需要直接存取到一個單一的、高效能與低功率消耗的解決方案開發平台,以加速整合可編程邏輯與硬式ASIC的能力。在為橫跨所有的28-nm產品系列提供28-nm開發套件之後,客戶可以存取到完整的開發環境、參考設計與IP核心,讓他們能夠顯著地縮短設計時間,以便花更多的時間來添加差異化的功能到他們的產品之中。」5 I% V: L7 \8 B7 C7 P3 ^
0 x4 u- `, y1 z5 m/ O- k
Altera的28-nm開發套件產品系列,透過提供28-nm FPGA開發時所需的工具和資源,並將其整合到系統中,可顯著地提高設計人員的生產力。28-nm開發套件包括了FPGA開發板、硬體與纜線,以及開發軟體,可供存取各種IP核心、參考設計和文件檔案。
31#
發表於 2012-9-28 13:45:28 | 只看該作者
低功率消耗、低成本Cyclone V FPGA開發套件
0 ^8 x4 w* z- }) b5 w5 HCyclone V GX FPGA開發套件可提供一種快速、簡單的方法來開發低功率消耗、低成本的系統層級設計,可使用於大批量的應用之中,包括工業網路、監控攝影機與汽車資訊娛樂系統。該套件支援各種功能,包括FPGA原型設計、FPGA的功率測量與收發器測試。Cyclone V GX FPGA開發套件還包括一個PCIe®參考設計,可大幅縮短採用PCIe架構系統的開發時間。
+ M5 g6 n, e0 s2 W$ T/ c1 t3 C# `
中階Arria® V FPGA開發套件
7 z2 r3 c4 b  r) @- `9 j! b        Arria V FPGA是針對平衡成本與效能的設計,並可同時為廣播、視訊與通訊基礎設備提供最低的整體功率消耗。Altera提供三種Arria V FPGA套件:# i8 R2 S5 b/ g$ A4 d

0 Z9 |- |) a/ ~1 r•        Arria V GX FPGA入門套件是一個低成本的解決方案,讓設計人員能夠評估包含Arria V GX FPGA PCIe硬式核心IP,與硬式記憶體控制器的功能。
4 t. C; }. k2 W) r•        The Arria V GX FPGA開發套件是一個包含用於複雜的10G/40G線路卡、高畫質(HD)攝影機與視訊會議設備的硬體與軟體開發者,其所需要所有豐富功能的原型載具,以開發完整的28-nm FPGA設計,並在系統環境中測試它們。# Z1 I9 h, B) R0 a8 F" F
•        Arria V FPGA RF開發套件是一個模組化的開發套件,包括德州儀器(TI)的射頻零組件,以及RF發射、接收與數位預失真回饋所需的所有的硬體及軟體。這個完整的RF開發套件,可簡化RF的原型,並減少設計與驗證RF系統所需的時間,可從幾個月縮短到幾週。
32#
發表於 2012-9-28 13:45:46 | 只看該作者
高階Stratix® V FPGA開發套件
# r5 a9 o2 k6 w5 Z( r; n
; s' b3 T9 V  X0 d& N$ AAltera目前推出了六種Stratix V FPGA開發套件,以便針對像是光傳輸網路與100G設計系統的開發所需要最高的性能與頻寬,特別進行了最佳化。這些高階套件可顯著縮短設計時間,以便進行開發與測試各種先進的系統功能和能力。 4 S8 ]4 k; M5 M0 F5 m/ G1 K

% {0 u$ W! a6 L•        標準的Stratix V GX FPGA開發套件提供了一個完整的環境,可立即開始開發FPGA設計,並允許快速評估的Stratix V GX FPGA的基本功能,包括收發器和PCIe Gen3的支援。; t0 ^+ s* n  y/ Z; U& X9 j
•        針對具有豐富收發器的設計,Altera提供收發器訊號完整性開發套件的Stratix V GX版與Stratix V GT版,它提供了電氣規範測試與互操作性分析的平台,並提供評估FPGA先進的10G Base KR收發器,以及28-Gbps收發器在真實世界環境中運作的能力。
5 q5 z0 J5 U2 N7 b& t. E( o- d•        Altera提供100G開發套的Stratix V GX版本,具有完整的CFP連接器,以便同時在OTN與企業10G/40G/100G乙太網路的應用中評估Interlaken技術。 / r* e0 J- U8 M
•        DSP密集型系統的設計人員,可以充分利用DSP開發套件的Stratix V GS版,它針對高性能、可變精度DSP應用進行了最佳化。
% s4 ]  a, x' c, x•        Altera最近推出的先進系統開發套件具有先進的序列記憶體介面,透過PCIe Gen3的最大頻寬,以及雙28-nm FPGA的能力,以便為多樣化的應用提供完整的高效能系統開發環境,像是實現包括CMAP系統、遠端射頻頭端、資料智慧或金融交易平台。
33#
 樓主| 發表於 2012-10-16 10:36:34 | 只看該作者

Altera發表業界最高頻寬的28 nm中階FPGA

Arria V GZ拓展了Altera中階FPGA產品系列,以滿足廣播與通訊系統日益增長的頻寬需求- s5 y# B4 f# Q7 N! U- ?, ]
+ a3 m! b! k" y1 C  v/ I
2012年10月16日,台灣——Altera公司(NASDAQ:ALTR)今天宣佈,隨著Arria® V GZ系列的推出,結合了公司在業界領先的收發器技術,並提供超過兩個速率等級以上整體的核心效能,也就是效能提升了30%,進一步拓展了公司的28 nm系列產品。Altera這些最新的系列產品是設計用於滿足通訊與廣播應用中日益增長的頻寬需求,Arria V GZ FPGA具有36個支援背板的收發器,其運作速率高達12.5 Gbps,並且支援各種通訊協定。此外,系列產品具有可支援四個獨立的72位元寬度的DDR3 DIMM介面,並在1600 Mbps運作。在Arria V GZ中結合了收發器、架構上的效能,以及大量可用的晶片外記憶體介面,這在中階FPGA中是相當獨特的產品。
* N; O+ p% \6 Y0 \: A3 @" ]
; f) y6 i1 _1 Z8 k8 t1 n3 IAltera公司零組件產品市場資深總監Patrick Dorsey評論表示:「客戶在設計高性能系統時面臨很多挑戰,包括要求在功率消耗和性能上達到均衡,而且還要提高晶片外記憶體的頻寬。Arria V GZ系列同時提供了高速序列收發器與外部記憶體功能,滿足設計人員在建立當前對頻寬需求殷切的資料處理系統上的需求。」/ {# Y+ N, J: P4 N
Arria V GZ元件的其他特性包括:
/ c/ l. `0 V' h* ?2 w1 X& H) h$ {; S$ \2 ^
•        第一款具有增強型PCI Express® Gen3通訊協定堆疊的中階FPGA。
' U, e: w6 u8 \+ n•        採用軟式核心矽智財(IP)架構的記憶體控制器,進一步提高了靈活性。
9 s2 y* L. Z0 Z0 l•        中階FPGA中很強的數位訊號處理(DSP)能力,提高了整合度。
/ V! V; {" o- t* w' T( Y1 g•        業界領先的防篡改特性,包括,高階加密標準(AES),以及使用方便的電路板上和電路板外金鑰程式設計等。
6 a8 S& D. a3 g4 l
/ }% a% D) K' q; ~( B6 k. l2 p* u& NArria V FPGA簡介
6 _; ?: g1 j( {4 H$ ]- oAltera的28-nm Arria V FPGA功率消耗比前一代產品低40%,實現了中階FPGA業界功率消耗最低的收發器。對於遠端射頻單元、長期發展規劃(LTE)無線通訊設備、演播室用混音器、10G/40G線路卡等中階應用,Arria V FPGA提供了最低的整體功率消耗,實現了最佳性能。
/ w$ o( T$ `% ]* @7 a+ t# g3 w4 D$ A- S
28-nm系列產品簡介- R# j5 R! ]. w' i1 u3 x- C, W
Altera的28-nm FPGA系列產品透過其Cyclone® V、Arria V、Stratix® V FPGA系列以及HardCopy® V ASIC系列,為使用者提供了明確的差異化解決方案。關於Altera 28 nm系列產品的詳細資訊,請瀏覽www.altera.com/28nmportfolio9 \2 O. [* Q" ~- M! U' W& c0 K
價格和供貨資訊
1 H1 y2 g7 }5 s. O# X* \! x
  N% C* O/ Y8 m7 f7 \: x現在已可提供Arria V GZ FPGA,由Quartus® II軟體12.1版為其提供支援。
34#
 樓主| 發表於 2012-10-22 12:10:09 | 只看該作者
博通推出全球第一款28nm多核心通訊處理器 更強大先進的安全性與效能,可滿足企業、資料中心與服務供應商的網路需求  ^1 l3 W* h- v( j. G" R

% d* e) y9 y3 F3 s新聞重點:; z( K/ k  h$ E0 X' O1 p0 m
( z, @. t7 Z0 w
·         業界 功能最完備的通訊處理器,可提升高達400%的效能1  t( G7 e7 o, @+ u6 J' I/ z' m) S/ E
·         全備的功能,包括四指令執行、四執行緒、2GHz的亂序執行功能,以及安全加速技術
+ w2 {' F7 k/ \8 h0 H·         拓展30億美元的通訊處理器市場,大幅提升市場與技術領導地位
7 ]8 m+ g6 `3 Z+ a
7 V- o2 V$ S8 L4 E% a6 f" U【台北訊,2012 年 10 月 19 日】全球有線及無線通訊半導體創新方案領導廠商博通(Broadcom)公司(Nasdaq: BRCM),宣布推出採用28奈米製程技術(nm)的XLP® 200系列。此低功耗、多核心的通訊處理器最佳化解決方案,能滿足企業、4G/LTE服務供應商、資料中心、雲端運算與軟體定義網路(SDN)對效能、擴充性和節能的需求。XLP® 200系列是博通成功整合NetLogic Microsystems技術的成果,將協助博通 在30億美元的通訊處理器市場上,佔有更重要的領導地位。如需更多資訊,請至www.broadcom.com9 n$ r3 {* o# d2 A# q: U

7 c1 y. {. K. @( ^5 ?& M博通 ® XLP 200系列是全球第一個採用28nm製程技術的多核通訊處理器,可提升高達400%的效能,並降低多達60%2的耗電率。XLP 200系列能為資料層、控制層與不同應用提供最佳效能,並兼具四指令執行(quad-issue)、四執行緒(quad threading)與高達2GHz的亂序(out-of-order)執行功能,同時也整合了網路與安全加速功能。此單晶片的功能一應俱全,是業界目前功能最完整的通訊處理器解決方案。

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
35#
 樓主| 發表於 2012-10-22 12:11:03 | 只看該作者
市場最完備的安全加速技術
5 \; [4 f1 b8 o5 h3 W* U( E* R' I  |/ Q! P% Q- A$ @3 h2 b
在惡意軟體與入侵威脅不斷攀升的網路與雲端環境中,XLP 200系列能提供最完整、且最高效能的安全功能,讓網路管理員能以線性速度,對網路流量進行全面檢查、加密、驗證與防護。XLP 200系列是由博通與全球頂尖的網路設備公司共同開發,也是首度整合語法處理引擎、第四代規則運算式(RegEx)引擎與多種自動加密和驗證處理引擎的產品,以提供完整的第七層(Layer 7)深度封包檢測(DPI)功能,並完全卸載需高度運算的安全作業,以減輕CPU核心的負擔。 1 s8 K* M/ f$ ~# k% W! p9 a
6 i" J2 H" q/ Z$ b  i& C6 }/ M4 r
場驅動力量" H. J9 O* h* H# Q# ]
( |+ ^1 T8 d" G' U' I
·             至2016年3,全球IP流量預計將成長18倍。* l/ ]; N2 O2 c$ K% A; @
·             至2020年3,連線裝置數量預計將成長至500億台(約全球人口的六倍)。
/ o5 x3 k% v2 W; ^·             現今網路架構正面臨高流量成長的挑戰4。
) ~: d! k+ m# Z& I·             2012至2015年5,全球雲端IP流量的年複合平均成長率(CAGR)將達66%。
( `4 }3 b7 h( P0 m- s! ?/ b
- i. a: V' K3 C  X: OXLP 200系列主要功能7 l! Q- y. O! w! V

1 P5 g: n6 `0 K2 e1 S9 v. X·             一流的處理器核心:兼具四指令執行、四執行緒與亂序執行功能8 Z. N5 E- Q" e9 C4 K/ b' H  N9 y
·             完備的安全加速技術:包括高效能的語法處理功能、DPI/RegEx引擎、加密/解密功能與驗證機制,為硬體提供無懈可擊的惡意軟體與安全威脅防護。
- _$ z& ?# Q, \# M5 y·             自動加速引擎模組:可卸載處理任務,讓核心處理器專注於其他高度運算需求的應用程式任務。
* M% W3 _' s& S5 c7 e, `; Q·             硬體加速功能:提升重要通訊功能的效能,例如封包排序、網路管理、壓縮/解壓縮與RAID5/6儲存等。) R: U$ j1 o0 m) k2 a: n1 U
·             優異的處理器核心效能:改善預取效能,並降低預測錯誤所導致分支機構的損失
% e* |8 w9 B* J/ @4 T+ P3 o·             處理器快取架構:MOESI+、三層式快取記憶體,與共用的16路集合關連式第三層(Layer 3)快取。
* A7 S( W# V% {& L; k+ w) D/ E·             記憶體子系統:整合至晶片的DDR3記憶體控制器;可設定的通道寬度(40或72位元)。* G0 g* d. ]  j; ~! M; r. R' Q( d
·             快速傳訊網路系統:低延遲的高速系統,可讓NXCPU、加速引擎與輸入/輸出進行非侵入式的內部通訊與傳訊控制。2 c, h) q- K( U( Z1 ~6 S/ _
·             軟體開發套件(SDK):完整的SDK、樣版和可立即使用的軟體元件,以加速產品上市。
36#
 樓主| 發表於 2012-10-22 12:11:09 | 只看該作者
供應狀況# p' b2 n: m! N' d

) h7 l9 ~/ e1 O- X3 z% LXLP 200系列提供多種裝置選擇,已開始樣品供貨,並將於2013年下半年開始量產。
, ]; }  x9 v) a) |4 H9 ]4 h4 A
# g) M/ Y* }$ J5 R% o" z+ s5 h證言:
9 O" D0 q/ ?# I' ^
4 `# m- L4 h3 ~1 |* h5 Q5 u" C( sRon Jankov,博通處理器與無線網路架構資深副總裁暨總經理 % G2 L# K, }7 ~: b5 Q6 k9 b
「我們的最新產品,採用28nm製程技術的 XLP-200系列處理器不僅具備一流的效能與低功耗,還能協助客戶打造高效率的網路環境,創造雙贏局面。博通在併購NetLogic八個月後,便推出此28奈米的產品,證明我們整合先進技術,並持續創新的能力。NetLogic Microsystem業界領先的產品結合博通的尖端技術、工具、集中的資源與生態系統,效果更是相得益彰。」 ; V3 A' a' b/ N

2 _$ Y6 a5 T6 U+ y) `Sergis Mushell,Gartner首席分析師% e( u# p; l1 X) _
「併購NetLogic讓博通在嵌入式處理器市場中躍居重要地位,並大幅提升其品牌知名度。此業界第一款28奈米通訊晶片,不僅為博通寫下重要里程碑,也為嵌入式處理器的競爭態勢建立新標竿。此款新晶片將整合至博通的乙太網路晶片產品線中,屆時博通將成為資料層與控制層應用的主要供應商。」
7 G  s1 ~  }9 k" ?. @% z
; X0 q; T/ H3 _Linley Gwennap, Linley創辦人與首席分析師
# V% {8 a- g# ]$ \. x$ V: j「藉由併購NetLogic,博通已成為主要的通訊處理器廠商,並率先推出28奈米產品,取得重要的市場競爭優勢。創新的XLP 200系列能滿足新一代網路設備的效能與節能需求,結合博通頂尖的乙太網路晶片產品,可以提供業界功能最完整的解決方案,並將博通的觸角伸展至高產值的控制層市場。」
" ]4 s4 n/ w1 p- z' n9 U2 Y, e% X+ r7 _( S+ e
參考資料:
1 u: K6 E# H& M+ ~. w) C1 l1相較於競爭對手的通訊處理器5 B& J. C. h0 p: {! v' S/ |  \
2相較於競爭對手的65奈米與40奈米解決方案' |) Z2 M# N5 b  m$ ?. F2 \; ]
3思科可視性網路指數(Cisco Visual Networking Index) 2011至2016年預測與方法論
' K) r, ~. H: `, A5 u: D4 Infonetics 2011年第4季服務供應商預測1 E% M' {  u" L; k
5 2010至2015年雲端指數
37#
發表於 2012-10-30 14:32:49 | 只看該作者
Altera率先在28-nm FPGA上測試複雜的高性能浮點數位訊號處理設計
9 f. K2 Z2 g4 c  n$ b: T4 YAltera的DSP Builder先進式Blockset™設計流程通過了BDTI的驗證,這是業界最可信的獨立DSP技術分析來源$ c/ L% k# Y' H7 o" b6 }& ?
, w* D! x2 q6 \5 W
2012年10月30日,台灣——Altera公司(NASDAQ:ALTR)今天宣佈,在28 nm FPGA元件上率先在業界成功地測試了複雜高性能浮點數位訊號處理(DSP)設計。柏克萊(Berkeley)設計技術有限公司(BDTI)是一家獨立的科技分析公司,驗證了高效率且易於使用的Altera浮點DSP設計流程,以及Altera的Stratix® V與Arria® V 28 nm FPGA開發套件也可以滿足浮點DSP應用的效能要求。請瀏覽www.altera.com/floatingpoint,閱讀BDTI完整的FPGA浮點DSP分析報告。
9 X  `/ y; B6 v4 `' a
/ x0 i6 c4 h$ X$ [& FAltera的浮點DSP設計流程是架構在能夠快速地迎合採用包括來自MathWorks的MATLAB與Simulink環境下的可參數化介面來進行設計變更。此外,Altera的DSP Builder先進式Blockset可讓FPGA設計人員,比以往採用傳統的HDL架構設計還要更快速的進行複雜浮點演算法的實行與驗證。這個設計流程很適合設計人員在應用中結合高效能的DSP,例如,雷達、無線基地台、工業自動化、儀器與醫療成像等應用。9 `1 g: B' R& q7 D
Altera產品市場總監Alex Grbic評論表示:「Altera的浮點解決方案,支援設計人員可以輕易的使用FPGA中可用的強大高性能浮點資源,來實現DSP資料通路。透過BDTI對我們解決方案的測試,Altera打破了FPGA只能用於高性能固點處理的這一個傳統。」0 @- }% z8 m/ [+ @: F$ b
4 j% b0 ~8 S. Q6 }, `$ x" |
根據這次的研究結果,BDTI的評測使用Cholesky與QR分析來分解矩陣方程式,逆矩陣是雷達系統、多重輸入多重輸出(MIMO)無線系統、醫療成像和很多其他DSP應用所使用的代表性處理功能。
* o$ H! z  \' h% |4 q8 W! i在對Altera浮點設計流程評估中,BDTI宣佈:「在一個平臺上採用統一的工具,Altera浮點設計流程簡化了在FPGA中實現複數浮點DSP演算法的過程。」該報告還表示:「這種整合方式讓快速開發與快速設計的空間,同時拓展到演算法層級與FPGA層級,最終減少了在設計上的投入。」
  H2 X6 q0 N$ t% Y7 g
0 Y" C4 c/ Q( t2 Q供貨資訊
  r1 k4 F1 q. J. U- N" a* \9 \Altera的DSP Builder現在已可供下載。此外,Altera的DSP開發套件、Stratix V版本,以及Arria V FPGA開發套件也已可供貨。
38#
發表於 2012-11-1 11:07:21 | 只看該作者
Altera Serial Rapid IO IP核心簡介
- }# \! U5 g+ B8 ?& Z; |6 h& r
Altera為訂製Serial RapidIO處理單元、橋接和交換提供全面的FPGA解決方案,為x1、x2和x4通路配置6.25-Gbuad的Gen1和Gen2介面提供元件和IP支援。Altera針對最新RapidIO規範2.2設計了IP核心,提供實體層、傳送層和邏輯層,以及使用方便的維護和I/O系統功能,可以擴展支援訊息傳遞等其他功能。該解決方案包括可配置Serial RapidIO IP核心以及開發板。2 `- M( U5 q" x- W) ?+ h6 _  v: M
5 Y% l+ V! D0 {! a) j( @
Stratix V FPGA簡介
5 p0 i. W0 B7 ?" G  @" XStratix V FPGA是使用台積電(TSMC)28-nm高性能(28HP)高K金屬柵極(HKMG)製程進行製造並經過最佳化的FPGA,比競爭元件高出一個速率等級。Stratix  V FPGA是業界唯一量產發售、單顆晶片整合28 Gbps收發器的元件。設計人員使用Stratix V FPGA部分重新配置功能,以及透過現有PCI Express®(PCIe®)鏈路通訊協定實現配置(CvP)功能相結合,進一步提高靈活性和系統性能及頻寬,同時降低功率消耗。這些領先技術滿足了無線基地台和軍用雷達等高性能應用的需求。5 L3 i/ X# A( _2 y" i- _( J
* E% \% G/ k* N& j4 K2 H7 a
供貨資訊
6 R, n  P" O4 P8 c# Q$ y* v7 U) N$ @Altera提供全面的系統層級可整合Serial RapidIO解決方案,包括,Gen1和Gen2 Serial RapidIO MegaCore功能IP、參考設計和硬體開發平臺。
39#
發表於 2012-11-14 14:48:09 | 只看該作者
賽靈思20奈米All Programmable產品技術繼續領先一世代 以28奈米突破性技術建立穩健基礎
! s( `) J# [& j, \$ I1 @* W新一代FPGA、第二代SoC和3D IC元件將與Vivado設計套件進行“協同最佳化”為業界提供無可媲美的ASIC和ASSP替代方案8 H0 i3 f; {8 J1 Q" ^# g# S

: a+ c, k3 `0 E) ^( D4 B6 \. X# a* E- N& h0 {& @( {
All Programmable FPGA、SoC和3D IC的全球領導廠商美商賽靈思(Xilinx, Inc.;NASDAQ:XLNX)今天宣布旗下20奈米產品之發展策略,其中包括新一代的8系列All Programmable FPGA產品和第二代3D IC和SoC元件產品。賽靈思的20奈米產品以其備受市場肯定的28奈米製程突破性技術為基礎,提供超越一個技術世代的系統效能、功耗和可編程系統整合度。這些全新的20奈米元件都將與賽靈思的Vivado™設計套件進行協同最佳化,以確保最高的設計生產力和最高結果品質,可以廣泛適用於各種新一代的系統,提供無可媲美的ASIC和ASSP替代方案。
3 o, v! R+ a) V- u- U. i; Y# S- H. W0 {1 M
賽靈思公司總裁暨執行長Moshe Gavrielov表示:「賽靈思的20奈米產品陣容將可滿足未來必然爆量成長的可編程需求,如:大幅下降的設計成本;而每個系統對於智慧型功能也有更大的需求,其中包括最高適用性、重覆使用和系統整合度。」

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
40#
發表於 2012-11-14 14:49:24 | 只看該作者
& ]2 H5 u; A3 I3 G) K

' @# n2 S" r( O% U" S$ ^賽靈思已著手為其20奈米All Programmable產品系列進行最佳化,使其能滿足新一代「更智慧」、更高整合度和需要更多頻寬的系統之各種需求。這些應用包括:(1) 智慧型Nx100G - 400G有線網路;(2) 採用智慧型可調適天線、感知無線電技術、寬頻和Backhaul 設備的LTE™ Advanced無線基地台;(3) 高傳輸量、低功耗資料中心固態儲存、智慧型網路,以及高整合度和低延遲率應用之加速功能;(4) 圖像/影音處理功能,包括適用於新一代顯示器、專業攝影機、工廠自動化、先進的汽車駕駛輔助系統和監測系統的智慧型「嵌入式視覺」功能;甚至是(5) 幾乎每一項可想像的應用所需之頂尖連結功能。
- G% C  g0 U) P6 w% [1 D  \; s6 ?1 Q. g9 W- S
賽靈思公司可編程平台事業群資深副總裁Victor Peng表示:「賽靈思不斷為其28奈米的產品,以及另一個蓄勢待發的20奈米產品線建立穩健扎實的技術和各種領先產業的創新,其中我們20奈米的產品比傳統的競爭產品領先一個世代,而且提供可超越ASIC和ASSP元件的關鍵性優勢。」8 h# v. g5 o) B( a8 b9 p

4 e6 j$ k5 N4 U; ^# _. W/ t賽靈思在很多面向都比競爭對手早好幾年投入研發,因而現在能擁有多項技壓群芳的先發優勢;可與數百家實際客戶共同調整最佳化的真正的SoC和3D IC產品;開發全新的產業體系、供應鏈,以及提升品質和可靠度的各種製程技術,並將這些元件與新一代的Vivado設計套件工具進行協同最佳化;同時重新定義高效能接收器在系統中最佳化的方法。這可讓賽靈思在每項經過驗證的28奈米先驅技術中加入20奈米製程技術的附加價值,使賽靈思及其客戶的技術皆可領先同儕一個世代。

本帖子中包含更多資源

您需要 登錄 才可以下載或查看,沒有帳號?申請會員

x
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-28 08:30 PM , Processed in 0.135517 second(s), 17 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表