|
德州儀器與 Altera 合作推出 Arria V FPGA 開發套件加速簡化 RF 設計 完整套件大幅縮短設計和驗證 RF 系統時間
& {$ x8 h. ~) U$ Z" P I
! _ f% A. E8 Q" s(台北訊 ,2012 年 6 月 25 日) 德州儀器 (TI) 與 Altera宣佈推出28 nm Arria® V FPGA 完整 RF 開發套件,簡化 RF 系統原型設計。該Arria V FPGA RF 開發套件包含 完整RF 發送、接收和數位預失真回饋所需的軟硬體,將設計和驗證RF 系統所需時間從數月縮短至數星期,範圍涵蓋無線基地台、遠端網路架構 (remote radio head) 及軍事無線電情報設備等。
8 X9 v- h% }5 v _" }5 M% {6 L7 z3 f( i( [$ H
Arria V FPGA RF 開發套件提供RF 開發人員Altera 最新28 nm FPGA、TI 最新類比數位轉換器 (ADC)、數位類比轉換器 (DAC) 與時脈產品。提供比同類解決方案高 2.5 倍的發送與數位預失真回饋頻寬,是業界首款支援高達 75 MHz 頻寬的完整主要及分集接收開發平台。0 \; {2 b1 ^7 P2 w5 a3 B
& `. z+ U5 [ c8 p" r. o4 AArria V FPGA RF 開發套件特性與優勢:
3 Z+ q3 C, V4 p: ~+ k& A5 ~• 28 nm Arria V FPGA:為無線應用提供最低總功耗,平衡成本與效能抉擇;
5 N' h* D2 e# ] @7 n, F& F• 最高 500 MHz 發送與回饋頻寬:支援 100 MHz 發送頻寬與五階預失真校正;
8 y5 k9 o7 V* H" {" O$ V# x• 最高 75 MHz 主要/分集接收頻寬:滿足多重載波 (multi-carrier) 3G 與 4G 標準的嚴格要求,提供 14 位元解析度與 31.5 dB 增益範圍;% a X) h% ?# ?# ~7 u: s6 k
• 低相位雜訊分數鎖相迴路 (PLL) /電壓控制振盪器 (VCO):可為發送、接收與回饋混頻器 (feedback mixer) 及調變器提供本地振盪器 (local oscillator) ;
& D3 j$ L0 g# C) d1 ]. a• 模組化設計:可快速無縫整合其它及下一代評估模組 (EVM)。8 ^8 t, y$ c7 T8 T9 l
# d) X% n0 V5 o' \8 Q; q
Arria V FPGA RF 開發套件包括 Arria V FPGA 開發模組及以下 TI RF 元件:
1 x y$ |5 F9 Y* E& |' ?• TSW30H84EVM:完整RF 發送參考設計,包括業界最低功耗 1.25 GSPS 四通道 16 位元數位類比轉換器 DAC34H84;, s# f1 F( j' A: I2 T# f
• TSW1266EVM:數位預失真回饋參考設計;7 \5 X; F \8 n* v
• TSW1265EVM:寬頻雙接收器參考設計,包括業界最低功耗雙通道 14 位元類比數位轉換器 ADS4249;7 J' f% @5 f0 _7 N
• TSW3065EVM:獨立本地振盪器,採用 TRF3765 係數 (integer)及分數 PLL/VCO;
; g, p, Z' I: U1 K; i& l, H% u7 y p, o, g• HSMC-ADC-Bridge 與 ArriaV-TI-Adapter:做為TI 及 Altera 硬體連接介面。/ w7 m6 j) d8 q4 |5 n
5 B. G% F2 { E! I ~+ _9 \
供貨與價格
: E0 Q! D L- ?& }" Z8 I# o4 H3 jArria V FPGA RF 開發套件已可透過艾睿電子 (Arrow Electronics) 訂購,每套建議售價為6,299 美元。 |
|