Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 29364|回復: 23
打印 上一主題 下一主題

[問題求助] 天線效應

  [複製鏈接]
跳轉到指定樓層
1#
發表於 2011-7-6 10:32:06 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
請問數位電路會有天線效應的影響嗎?
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂10 踩 分享分享
2#
發表於 2011-7-6 13:24:11 | 只看該作者
這就要看你的天線效應7 x% D% J1 h7 p2 T
係指 瞎密 ㄌ
, ]/ w. K2 E- k1 R1 }- O6 K/ K2 f跑線太長 通常會有 天線 效應 影響
3#
發表於 2011-7-6 14:53:37 | 只看該作者
會有啊,天線效應是指芯片在製作的過程中,導線上積累了大量無處釋放的電荷,積累到一定程度會將gate擊穿,然後泄放,這樣mos會被損壞。所以天線效應的發生出現在芯片中任何連在gate的線上。不知道我說沒說明白,希望能對你有幫助。
4#
 樓主| 發表於 2011-7-7 09:05:55 | 只看該作者
會有啊,天線效應是指芯片在製作的過程中,導線上積累了大量無處釋放的電荷,積累到一定程度會將gate擊穿, ...  G8 J/ d8 j7 `$ ^1 n$ M% j
terriours 發表於 2011-7-6 02:53 PM
$ N1 G- U8 D' L

8 {; Q/ i0 U2 t. |( W  m! X  R- `+ D5 j5 `
    嗯呵~我了解哩!
4 g( I: x0 b3 K  g    只是想確認一下!
5#
發表於 2011-7-7 13:24:16 | 只看該作者
回復 3# terriours
4 q. x  ^3 k+ @3 {9 V6 v* ]
" P5 f+ i; W( c4 V' I5 P6 T之到原理後~~不知道有沒有任何有效的解法可以防止呢!!  謝謝
6#
發表於 2011-7-7 15:45:54 | 只看該作者
回復 4# bernie820   I5 D/ `; A0 _+ t' ?. v
4 s& H% e) n: ?
哦,呵呵,不好意思
7#
發表於 2011-7-7 15:55:41 | 只看該作者
回復  terriours / L/ H" y) B- w; G! d' q- r$ x
6 `% v6 h) `+ v! a' i. `8 V- @3 o
之到原理後~~不知道有沒有任何有效的解法可以防止呢!!  謝謝 ...: R' C; }: F4 j9 j1 q8 G% Z% q6 g
sydjeffrey21345 發表於 2011-7-7 13:24
. J- k  Y, U- L$ P% {( r# _
' D4 D1 r1 a4 q- F4 ^, P
解决天线效应有两个方法:
$ Y/ t0 X. C$ l% F6 I; x) m方法一:在发生antenna effect的gate连线上进行“跳线”,所谓“跳线”就是将底层metal线换成高层的metal线。这样做的原理简单是:在process的過程中,每一個連接工藝步驟后都會進行一次靜電荷的 釋放,所以在metal上的靜電荷會被放掉,就杜絕了antenna effect的發生;: `! Y+ W7 ?  ?% ~  t2 B, T8 f4 V
方法二:也可以在連線上加一個對地反向偏執的diode,這樣在工藝製作過程中,就可以自動放電,並不是網上通常說的把這個反向diode擊穿放電,有時候這個反向diode的大小也是要考慮的。! u4 N% t' l% `" G
基本上就是這樣的,希望能幫到你。- t7 [$ t3 y( Q' t1 D$ z/ _
如上所述有錯誤,希望一起討論。
8#
 樓主| 發表於 2011-7-7 20:59:09 | 只看該作者
回復  terriours # q  N  \/ w/ }3 J

' [9 Q  {3 v9 k# ^( Q! v4 c之到原理後~~不知道有沒有任何有效的解法可以防止呢!!  謝謝 ...
) e, X/ q: X; j6 Gsydjeffrey21345 發表於 2011-7-7 01:24 PM

# x3 t# a7 c1 M' k# q, m+ I
! i: D  D, U( K3 u8 K. N0 K# n2 |, y$ F9 d' C
    有呀!!
/ {' S& }- o; C( W5 x; N- g* j; w: m1 \* K* U7 v/ e
    最簡單的一個方法就是利用不同層金屬做連接
9 \. S4 v$ S- L5 F* l* M2 U, V2 `! R/ W; K% S* i/ j
   就是說假設一條50um長的連接線
7 p- ?  V7 {2 D( M% H, |$ ]6 P7 c/ x, A5 b2 i! l
   用二到三層金屬完成這樣長的線(很多講義都有提到喔)
6 m: w) s' c, `1 S9 B* G
; s) Y# j" ?: Z) I( h: z5 ]   另外還有兩種方式我不太會用!
+ W% N0 v8 W/ e' q
6 u" b( J! J$ r9 N    希望有幫助到你^^
9#
發表於 2011-7-10 22:55:14 | 只看該作者
解决天线效应有两个方法:
3 n" _, e9 C& o  Z+ F方法一:在发生antenna effect的gate连线上进行“跳线”,所谓“跳线”就是将 ...) F7 R* l/ u9 s% T
terriours 發表於 2011-7-7 03:55 PM
/ i; n7 M; P" I% ?
) s0 t* R! i4 D% H

$ Z$ w9 [5 p4 [( f/ ~  d    共同探討。
& N: h( o. x* {$ m1,每層工藝后有個步驟對金屬進行靜電釋放,那麼當製作到上層的時候,有的金屬和下層又鏈接到一起了,那麼這個靜電會產生積累嗎?爲什麽?
/ ~: [% D4 E* z- |& R3 r. ?2, diode所謂的自動放電?如何理解?
10#
發表於 2011-7-26 17:57:16 | 只看該作者
學習學習學習學習學習學習學習學習學習學習學習學習
11#
發表於 2011-12-2 11:10:41 | 只看該作者
ant通常就是出現在數位電路的; {) C! z" @) v7 [8 W, h% ]
apr的跑線隨便一條就是幾百um
$ t# Q6 I6 e0 y) e2 l* x: \' d如果不用tool先修好
9 T: G# j! D( F. U隨便一個小chip就讓你修到昏天黑地
12#
發表於 2011-12-13 09:46:56 | 只看該作者
学习了,感谢!看来很多不懂啊。
13#
發表於 2011-12-29 11:41:51 | 只看該作者
DIODE 換LAYER 其實這些東西在DESIGN RULE都有說到
14#
發表於 2011-12-30 17:20:53 | 只看該作者
謝謝你啦~受益良多阿~感謝大大無私地分享
15#
發表於 2012-1-8 14:41:18 | 只看該作者
用二到三層金屬完成這樣長的線(很多講義都有提到喔)+ {, o- r# F; A7 i  k5 Q
是並在一起還是跳層??
16#
發表於 2012-2-3 19:17:25 | 只看該作者
感謝各位先進解說,讓我對天線效應更清楚了,受益良多!
17#
發表於 2012-2-12 13:12:35 | 只看該作者
共同探討。7 q; K8 g$ \4 c5 h* I4 X
1,每層工藝后有個步驟對金屬進行靜電釋放,那麼當製作到上層的時候,有的金屬和下層又 ...0 J" C: p+ P! o. g7 k
minzyyl 發表於 2011-7-10 10:55 PM

7 ^5 _- j( A7 ]$ T1 K2 L同问diode如何起到放电作用的?是靠漏电流来泄放的吗?
18#
發表於 2013-9-30 14:10:33 | 只看該作者
請問 d i o d e 的 l a y o u t 怎 麼 畫 ??
19#
發表於 2013-10-1 09:24:59 | 只看該作者
NMOS的POLY去掉就是了!
9 C0 A" H& I1 h( z( T# G面積大小自定!
20#
發表於 2013-10-5 22:29:02 | 只看該作者
回復 1# bernie820 : A6 q% W: I! [3 R3 C
, `3 `$ S+ p% \$ A+ \# {& P1 H

% G3 H- ~! L& p數位電路也會有天線效應
/ _3 S+ u3 N/ e6 V& A8 c4 I其實版大忘了說,你是那層 Mt
7 C0 m( A* A  T/ [, k# s1 |# G所謂的跳線,要看地方的
3 T# f  k9 ]$ W3 j! x" H; ]我舉一個很多人都不明白的地方
; _7 v* `& Y& R7 R9 B, _如果你的 Mt3 有天線效應+ Z& j5 y- b: O. c9 C7 W  F
你不能用 Mt1 or Mt2 來跳線% A  w8 j$ K; _5 C( t
只能向上跳,非向下! J4 ]/ X8 Q0 ^, U/ K2 }" }. [
建議你一定要讀懂 cmmand file 如果記載 ant
4 O4 T$ \) c1 C3 y$ W& S& @
- [$ W/ \# ~5 j  B6 ], nDiode所謂的自動放電?+ C, Q! s( V4 o4 w( g
其實就是因為有 OD 這個 layer
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-19 10:00 PM , Processed in 0.119015 second(s), 17 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表