Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
查看: 9223|回復: 6
打印 上一主題 下一主題

[經驗交流] 請問Xilinx CoolRunner-II Starter Kit 該用VHDL或Verilog ?

[複製鏈接]
跳轉到指定樓層
1#
發表於 2010-5-1 09:09:01 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
小弟手上有個Xilinx CoolRunner-II Starter Kit (XC2C256), 想要做個
' O1 H& E4 `; Z, \5 v$ FDE (Data Enable) 訊號分離成Hsync/Vsync 實驗,
' C& g! \2 ^% l' y: o8 G請問 該用VHDL或Verilog來設計 ?
! _$ ]: C( S* y/ B( t, G; z- `
* n) ]5 E9 p& v2 Y8 Q4 e我正在下載安裝 ISE Design suite 11.1, ( }8 s, [1 j/ m6 T8 ?* u
不知會不會殺壬雞卻用牛刀?
分享到:  QQ好友和群QQ好友和群 QQ空間QQ空間 騰訊微博騰訊微博 騰訊朋友騰訊朋友
收藏收藏 分享分享 頂 踩 分享分享
2#
發表於 2010-5-2 03:00:38 | 只看該作者
隨便你用都行
3#
 樓主| 發表於 2010-5-2 08:15:28 | 只看該作者
回復 2# tommywgt
" a6 \$ N4 D' O* _* ]* {
& ?0 b1 {, m: ]; V+ w: P2 T8 r/ i: q2 |# y7 r% H, V# s) n
    我安裝Xilinx ISE 11.5 後,有
) h6 J  U. \. p, Q1) ISE 11.5
6 V8 ]. q1 [5 C( H4 c7 ~. o2) iMACT 11+ f, T6 X3 ]  o, E0 f. j' q
3) PlanAhead 11
, P; q6 l  C$ I- T& w4) ChipScope 11
" y8 o  d0 E* W; d& o- r+ m
5 h1 s/ y! K6 C7 U" E請問這些ToolChain 的工作流程為何?
  @" t( _: ]% m; g$ B有文件說明ToolChain的工作流程嗎?
4#
發表於 2010-5-3 10:04:54 | 只看該作者
1) ISE 11.5: Xilinx的整合開發環境* h# P) R  h6 T* k
2) iMACT 11: JTAG的燒錄環境
0 k. y4 O$ O9 W/ H& p- Y6 i3) PlanAhead: place用的tool, 不建議初學者使用* ?* u  _+ ^  B* f. _6 v
4) ChipScope 11: 類似Logic Analyzer的工具, 很好用, 但是只能在FPGA中使用
# r) r. R' H) K" @
& d; n$ A( ]9 _7 \# p建議你去找代理商的FAE要你所需要的資料
5#
發表於 2010-5-5 20:27:57 | 只看該作者
Hi, 6 f, R5 w2 X# a9 N: Q8 R
, T! U5 i) s7 b. y/ H% f/ [
您需要的資料, 我寄到您Gmail囉! 請查收! ^^
6#
發表於 2010-5-7 11:00:19 | 只看該作者
russel, 請問我可以向您索取這份資料嗎? thanks! 請寄到  s i e g 7 0  @ y a h o o . c o m . t w
7#
發表於 2012-12-3 09:59:17 | 只看該作者
感謝大大分享喔~~~~
" B% f* g0 K3 K% F* W0 N4 z  Z1 m0 m, g. e' S
3q~~~
您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-5-7 09:38 AM , Processed in 0.101006 second(s), 17 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表