Chip123 科技應用創新平台

 找回密碼
 申請會員

QQ登錄

只需一步,快速開始

Login

用FB帳號登入

搜索
1 2 3 4
12
返回列表 發新帖
樓主: Bookert0921
打印 上一主題 下一主題

[問題求助] 模擬OP時close loop出現奇怪的振盪現象

  [複製鏈接]
21#
發表於 2010-6-5 23:38:02 | 只看該作者
謝謝chungming大的回應2 |5 t( Q# ]. R( D  R$ S
可以請問一下,考慮上述in/out common mode的情況下" `2 y* R% l. M1 U3 K. _) ^5 z( U2 B
接成UGB為何在模擬上仍可從foll ...4 ^& q! K# F8 p2 o0 s% S  q% g
Bookert0921 發表於 2010-5-28 10:44 AM

5 O5 i- W- v5 Q7 A- I! l4 D6 I8 N. l- w) w4 ~2 R/ A

9 q0 M9 V% a; N* J    呵呵~~~4 d5 }% b( |+ D6 |* x2 r
依我看你的輸出波形並不是從"0到VDD"都可以follow阿
  x2 j  R1 f& p& x$ a下限沒到0阿 況且接近下限時訊號已經沒follow了
* z+ q' b3 b( C: s: R4 m9 V(拖著長長的尾巴要很長時間才接近0)
2 b. \0 b) q8 l) f% O+ x( o6 ^+ b並且接近VDD時 已經震盪了7 P1 s; J# w  A- w; i
怎麼會是有follow呢?
22#
發表於 2010-6-7 13:45:17 | 只看該作者
DC bias上  * T# ~0 o* D% L" S/ e# M4 y
Id(M3) 要略大於 Id(M1)=Iss/2 是比較好的設計 # x. i( a& W+ r" e; ~
所以當Iss全數流至M1上時! H) b0 z! [' N/ U# |2 g
M3也不至於完全關掉
23#
發表於 2010-6-8 21:27:29 | 只看該作者
我的理解还是phase marge的原因,这种情况的发生是因为你是用线性区的mos做调零电阻,在扫输入电压的时候,在接近VDD的时候CC与RC(MOS电阻)形成的零点会飘,使得phase marge不够i。你把mos电阻换成普通电阻试试,应该不会有这种现象了~~
回復 支持 1 反對 0

使用道具 舉報

您需要登錄後才可以回帖 登錄 | 申請會員

本版積分規則

首頁|手機版|Chip123 科技應用創新平台 |新契機國際商機整合股份有限公司

GMT+8, 2024-12-23 10:21 AM , Processed in 0.160001 second(s), 16 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回復 返回頂部 返回列表